This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208演示问题

Guru**** 2529560 points
Other Parts Discussed in Thread: CDCM6208

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/600953/cdcm6208-demo-problem

您好!我正在测试CDCM6208.6208万演示。

问题如下:

使用主板卡上的25MHz振动输入时钟源,将设置PLL输出时钟。

输出时钟正常,PLL锁定指示灯亮起。

使用其他时钟(在实践中,参考时钟仅为15.625 kHz)

当我使用15.625 kHz作为参考时钟源时,PLL无法锁定(PLL锁定)

本手册上6208的REF输入时钟的下限是多少?

未找到详细说明。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Jeffrey

    在使用其他参考时钟时,您是否调整了PLL参数? 您是否已调整分禾器以使VCO处于正确的范围内。 是否已调整回路滤波器以获得足够的相位余量?
    根据数据表,最小PFD输入频率为8kHz。

    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!当使用15.625 kHz作为参考输入时,我设置参数的接口
    输出0-7设置为27M,27M,24.576 M,148.35 M,148.5 M, 200米。
    分禾器将自动生成,但PLL显示屏无法锁定。
    您能否根据这些要求为分禾器提供正确的参数?此外,还有6208对输入
    参考时钟是否满足任何要求?