This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:长度匹配要求?

Guru**** 2522770 points
Other Parts Discussed in Thread: DAC38J84EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/613195/lmk04828-length-matching-requirements

部件号:LMK0.4828万
主题中讨论的其他部件: DAC38J84EVM

大家好,

我有一位客户正在实施基于DAC38J84EVM的设计,他们希望利用用户指南第5.1 节中概述的时钟分配策略,特别是与LMK0.4828万调节器相关的时钟分配策略。

在这种情况下,S/SD对路由到FPGA,而单独的S/SD对路由到DAC。 现在,他们知道需要匹配S/SD对。 LMK->FPGA S/SD对和LMK->DAC S/SD对之间是否有任何长度匹配要求需要他们注意?

感谢您的帮助,
Mitchell

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Mitchell:
    请遵循EVM用户指南中的指南。 SYSREF和设备时钟的长度应匹配以保持时钟。 我认为LMK->FPGA S/SD对和LMK-DAC S/SD对没有匹配的要求,但正如我所提到的,在一对中,计时调校应保持不变。
    此致
    普奈特