This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCLVP1204:关于CDCLVP1204RGTR的输出

Guru**** 2390735 points
Other Parts Discussed in Thread: CDCLVP1204
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/616465/cdclvp1204-output-about-cdclvp1204rgtr

部件号:CDCLVP1204

德拉斯,

   客户设计:156.25 m 晶体振荡器+缓冲器:CDCLVP1204;电平:LVPECL,

   时钟接收器输入:差动pk-pk0.4V-0.9V,CDCLVP1204:0.65V-1.35V,电流设计,符合150 Ω 串联电阻降和交流耦合电容端接方式。

   我有一些关于它的问题,

    1.缓冲输出范围 为0.65V-1.35V,范围与?输出电平范围或器件偏差范围?的能力有关

   通过调整串联电阻的输出电平的方式,?输入阻抗和负载部分压力?需要满足的方式是什么(0.6 V至1.35 V电平波动的缓冲输出, 在0.4 至0.9 V范围内的输出部分压力之后?

   3.串联电阻调整会影响信号质量。 启动和关闭时间小于0.8 ns (20 % - 80 %),信号边缘为 Monotonic。

希望收到您的回复,非常感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1. 输出电压,差动,pp摆动取决于工作频率和PVT。  参见图3和图4,其中显示了频率和低Vcc (2.5V 5 % 和3.3V 10 %)的输出电压,差动,pp变化。

    2. 串联电阻器是一种可选件,用于形成带有接收器输入/负载端接(50欧姆单端)的分压器,以防接收器所需的摆幅小于LVPECL驱动器的输出摆幅。  我提供了一些关于此问题的应用手册参考。

    3. 由于LVPECL驱动器输出阻抗较低,驱动器端的串联电阻(RS,高达~50欧姆)可以为50欧姆轨迹提供更好的源阻抗匹配,从而提高信号完整性。  但由于(RL /(RS+RL)的衰减系数,较高的源阻抗将降低接收器端的摆动。

    LVPECL接口(以及其他差分信号接口)上的应用手册参考:

    此致,
    艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    因此CDCLVP1204:0.65V-1.35V与0.325v~0.675v的差值不能满足接收者:0.4v~0.9V,是否正常?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在156.25 MHz和2.5V时,输出电压,差分,pp应为~1.15 Vpp典型值。 从图3中,Vout,diff,pp是~Vpp 0.9 ,在低Vcc和超温下。

    因此,如果您使用Rs ~33欧姆(在150欧姆下拉后靠近驾驶员侧),则在接收器输入处(应使用100欧姆差分端接),您将获得驱动器输出摆动的~Ω 60 % (=50 /(33+50))。 这将提供足够的余量来满足0.4~0.9 Vpp的接收器输入摆动。

    此致,
    艾伦
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    例如,如果LVPECL输出摆动为750 mV,所需的接收器输入为400 mV,则
    衰减因子是0.68 ,如何获得0.68?