This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.32万:输出的相位抖动较大

Guru**** 2510095 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/623767/lmk03200-phase-jitter-of-output-is-large

部件号:LMK0.32万

您好,

我们在目标板上采用了LMK0.32万。
LMK0.32万用于将20 MHz时钟分为10 MHz时钟,再除以1/2。

其他条件如下
-仅使用CLKout0
-相位检测器是20MHz时钟输入
-分发路径为400MHz时钟
 (1/3除以VCO分压器)

 寄存器设置
 ----------------------------------
 R01000  0000 0000 0000 0000 0000 0000 0000
      重置= 1
 R00000  0000 0000 0000 0011 0001 0100 0000
      Reset = 0,DLD_Mode2 = 0,0_Delay_mode = 0,
      FB_MUX[1:0]= 00,CLKout0_MUX[1:0]= 01,
      CLKout0_EN = 1,CLKout0_DIV[7:0]= 1.01万,
      CLKout0_DLY[3:0]= 0000
 R10000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout1,它仍为默认值)
 R20000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout2,它仍为默认值)
 R30000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout3,它仍为默认值)
 R40000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout4,它仍为默认值)
 R50000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout5,它仍为默认值)
 R60000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout6,它仍为默认值)
 r70000  0000 0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout7,它仍为默认值)
      VCO_MUX[1:0]= 00
 R80001  0000 0000 0000 0000 0000 1001 0000
      (设置固定值)
 R91010  0000 0000 0010 0010 1010 0000
      Vboost = 0
 R110000 0000 1000 0010 0000 0000 0000 0000
      DIV4 = 0
 R130000 0010 1000 0101 0000 0000 0000 0000
      OSCin_FREQ[7:0]= 0001 0100,VCO_R4_LF[2:0]= 000,
      VCO_R3_LF[2:0]= 000,VCO_C3_C4_LF[3:0]= 0000
 R140000 1000 0011 0000 0000 0010 0000
      En_Fout = 0,EN_CLKOUT全局= 0,powerdown = 0,
      PLL_MUX[3:0]= 0011,PLL_R[11:0]= 0000 0000 0002,
      PLL_R_DLY[3:0]= 0000
 R150000 1100 0000 0000 0010 1000 0000
      PLL_CP_Gain [1:0]= 00,VCO_DIV[3:0]= 0011,
      PLL_N[17:0]= 000000 0000 0010 1000,
      PLL_N_DLY[3:0]= 0000
 ----------------------------------

我们检查了OSCin和CLKout0的波形。 (通道1:OSCin,通道2:CLKout 0)
[结果]
- CLKout0具有较大抖动。 (1.4.494万 ns)
- OSCin和CLKout0之间的相位波动较大。 (30.2381 ns)

您好,

我们在目标板上采用了LMK0.32万。
LMK0.32万用于将20 MHz时钟分为10 MHz时钟,再除以1/2。

其他条件如下
-仅使用CLKout0
-相位检测器是20MHz时钟输入
-分发路径为400MHz时钟
 (1/3除以VCO分压器)

 寄存器设置
 ----------------------------------
 R01000  0000 0000 0000 0000 0000 0000 0000
      重置= 1
 R00000  0000 0000 0000 0011 0001 0100 0000
      Reset = 0,DLD_Mode2 = 0,0_Delay_mode = 0,
      FB_MUX[1:0]= 00,CLKout0_MUX[1:0]= 01,
      CLKout0_EN = 1,CLKout0_DIV[7:0]= 1.01万,
      CLKout0_DLY[3:0]= 0000
 R10000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout1,它仍为默认值)
 R20000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout2,它仍为默认值)
 R30000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout3,它仍为默认值)
 R40000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout4,它仍为默认值)
 R50000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout5,它仍为默认值)
 R60000  0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout6,它仍为默认值)
 r70000  0000 0000 0000 0000 0000 0000 0001 0000
      (未使用CLKout7,它仍为默认值)
      VCO_MUX[1:0]= 00
 R80001  0000 0000 0000 0000 0000 1001 0000
      (设置固定值)
 R91010  0000 0000 0010 0010 1010 0000
      Vboost = 0
 R110000 0000 1000 0010 0000 0000 0000 0000
      DIV4 = 0
 R130000 0010 1000 0101 0000 0000 0000 0000
      OSCin_FREQ[7:0]= 0001 0100,VCO_R4_LF[2:0]= 000,
      VCO_R3_LF[2:0]= 000,VCO_C3_C4_LF[3:0]= 0000
 R140000 1000 0011 0000 0000 0010 0000
      En_Fout = 0,EN_CLKOUT全局= 0,powerdown = 0,
      PLL_MUX[3:0]= 0011,PLL_R[11:0]= 0000 0000 0002,
      PLL_R_DLY[3:0]= 0000
 R150000 1100 0000 0000 0010 1000 0000
      PLL_CP_Gain [1:0]= 00,VCO_DIV[3:0]= 0011,
      PLL_N[17:0]= 000000 0000 0010 1000,
      PLL_N_DLY[3:0]= 0000
 ----------------------------------

我们检查了OSCin和CLKout0的波形。 (通道1:OSCin,通道2:CLKout 0)
[结果]
- CLKout0具有较大抖动。 (1.4.494万 ns)
- OSCin和CLKout0之间的相位波动较大。 (30.2381 ns)




我们希望减少CLKout0的抖动和相位波动。
您是否告诉我正确的寄存器设置。

感谢您的参与和考虑。

此致,
Toshiyuki Maekawa,Advanet Inc.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,

    OSCin和CLKout0的波形如下所示:

    https://yahoo.jp/box/j8VE_o

    谢谢你。

    此致,
    Toshiyuki Maekawa,Advanet Inc.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Toshiyuki Maekawa您好!

    从波形看,PLL似乎未锁定。 让我回顾一下您的注册设置。

    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Toshiyuki Maekawa您好!

    请尝试附加的寄存器配置,如果仍有问题,请告诉我。

    此致

    普奈特

    e2e.ti.com/.../LMK0.32万_2D00_REGtxt.txt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的Puneet-San:

    非常感谢您的建议。

    我们已找到抖动的原因。
    我们很抱歉推迟向本论坛提交报告。
    问题的原因是回路过滤器安装不正确。
    通过修改产品,抖动得到了改善。
    感谢您的合作。

    感谢您的参与和考虑。

    此致,
    Toshiyuki Maekawa,