This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:如何同步多个板

Guru**** 1155180 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1104149/lmk04828-how-to-syncronize-multiple-boards

部件号:LMK0.4828万

您好,

我正在检查TI的一些文档,了解多语言同步,但仍然感到困惑。 请检查我的概念。

系统上有一个主板和几个从板。 主板通过风扇输出缓冲器将REFCLK和同步信号(非SYSREF)发送给从属设备。

每个从属板都有两个lmk0.4828万s,为ADC,DAC和FPGA提供devclk和sysref。

1>连接REFCLK并同步到从属板上的第一个和第二个LMK。

REFCLK和SYNC分别连接到1st-LMK的OSCin和CLKin0,1st-LMK的DCLKout12和SDCLKout13分别连接到2st-LMK的OSCin和CLKin0。

是否可以将1st-LMK设置为与 SDCLKout1~SDCLKout11设置为SYSREF,将SDCLKout13设置为同步(或绕过CLKin0)  

2>连接到SYSREF_REQ以实现子类1

所有来自/至ADC和DAC的SYSREF_In和SYNC_OUT信号都是FPGA内部的ANDING,并且ANDING的结果连接到SYSREF_REQ引脚pf 1st-LMK和2st-LMK。

 3>如何在从属板中同时断言SYSREF_REQ引脚?

对于同时操作从电路板上的ADC和DAC,应同时操作。是否需要将触发信号连接到每个从电路板上的SYSREF_REQ引脚?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    从上面的描述中,您的操作体系结构使用树和菊花链配置。 其中主LMK (称为主)用作主机,向第一个辅助LMK (称为从属)提供REF时钟和同步信号,称为树配置。之后的第一个辅助LMK向第二个辅助LMK (称为从属)提供REF时钟和SYBC信号。

    要获得有关这些配置的更多详细信息,我建议参阅 TIDA-0.1023万TIDA-0.1024万 TI参考设计。 这是一个区别,因为它们是在分配模式下使用的,并且对于PLL模式也应该有效。

    关于您的查询:

    1.是的,第1次辅助LMK SDCLKout13可用作第2次辅助LMK的同步输出(除了SYSREFOUT,但在脉冲模式下使用)。 同步操作后,第一个LMK SDCLKout1-11可用作数据转换器的SYSREF

    2. 在 单次LMK板中进行AND运算后,SYSREF_REQ从FPGA生成时可能会出现问题。 如果单个FPGA提供SYSREF_REQ,则其他辅助主板SYSREF将如何彼此对齐。

    3.要从每个辅助板同时输出SYSREF,可以选择从主LMK提供SYSREF_REQ信号,该信号可以从主机FPG获取命令,也可以从辅助LMK板中的每个FPGA获取ANDING信号。

    谢谢!

    此致,

    Ajeet Pal