数据表的第11节提到、当首先施加 VDD_OUT 时、VDD 引脚应接地。 这对我来说毫无意义。 在本例中、1.8V VDD 电源来自 VDD_OUT 的3.3V 电源、因此将首先应用 VDD_OUT。 我需要知道如何最好地处理这种情况、我是否需要 VDD_OUT 引脚上的 FET 电路来处理定序? 请提供建议。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
数据表的第11节提到、当首先施加 VDD_OUT 时、VDD 引脚应接地。 这对我来说毫无意义。 在本例中、1.8V VDD 电源来自 VDD_OUT 的3.3V 电源、因此将首先应用 VDD_OUT。 我需要知道如何最好地处理这种情况、我是否需要 VDD_OUT 引脚上的 FET 电路来处理定序? 请提供建议。
下午好、Bob、
有关不同电源定序的类型和影响的说明、请参阅上述 E2E 文章
e2e.ti.com/.../cdce913-power-up-sequence
此致、
维森特