This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:2环路 REF-DPLL 模式可实现多少频率稳定性?

Guru**** 2512525 points
Other Parts Discussed in Thread: LMK05028

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1064766/lmk05028-how-much-the-frequency-stability-can-be-achieved-by-2-loop-ref-dpll-mode

器件型号:LMK05028

大家好、

当使用不带 TCXO 的2环路 REF-DPLL 模式时、可以实现多少频率稳定性? 客户希望+/-15ppm。

其他哪些参数会影响 LMK05028的频率稳定性?

此致、

Hideki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hideki-San、

    如果 DPLL 锁定到基准、精度由输入决定。

    如果 DPLL 处于保持状态或自由运行状态、则 XO 将成为限制因素。 为了实现+/- 15ppm、XO 需要等于或优于此值。

    此致、

    Julian