This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04821:关于连续 SYSREF

Guru**** 1807890 points
Other Parts Discussed in Thread: LMK04821, DAC38RF83
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1064075/lmk04821-about-continuous-sysref

器件型号:LMK04821
主题中讨论的其他器件: DAC38RF83

您好!

请告诉我如何使用此器件以及以下方法来解决我客户电路板上的问题。

LMK04821用于以下用途。
DCLKout0:IQ 调制器时钟(84.384MHz、至 FPGA)
SDCLKout1:SYSREF (2.637MHz、至 FPGA)
DCLKout2:DACCLK (2025.216MHz、至 DAC38RF83)
SDCLKout3:SYSREF (2.637MHz、至 DAC38RF83)

寄存器设置按照寄存器0的顺序写入
最后、将0x03写入连续 SYSREF 模式中使用的 Reg0x0139->。

确认详细信息
问题1: 寄存器设置是按照地址0x00的顺序写入的,但是否有问题?

如果有程序、请告诉我。

·此外、

Q2:在此模式下是否可以将其用于 DAC38RFxx 的 SYSREF / DACCLK?
    当实际尝试时、在64QAM 载波附近发生杂散。 当此模式停止时、它消失。
    我不知道如何使用电流连续 SYSREF。
    当前 SYSREF 持续使用存在寄生问题、应避免出现这种情况。
    如果 我们停止 SYSREF 连续
    我担心"不同步"->"Device will not be able to resync if out of synync"。
    (我很抱歉。 我不太了解 JESD204B 的操作)

问题3:使用此方法时,请告诉我建议的设置过程。

此致、
Hiroshi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hiroshi-San、您好!

    1. 根据9.5.1节中的数据表说明、我们建议使用以下序列。 您必须按照这个顺序来确保几个 VCO 增益系数被正确设定、PLL 和 VCO 被加电、并且如果使用的话、VCO 后分频器被正确编程、否则校准将不成功并且温度锁定也许不稳定。
      1. 在复位= 1时对寄存器 R0 (0x0)进行编程、以将器件寄存器恢复到已知状态
      2. 按照从 R0 (0x0)到 R357 (0x165)的顺序对寄存器进行编程。
      3. 将 R369 (0x171)编程为0xAA、将 R370 (0x172)编程为0x02。
      4. 编程寄存器 R372 (0x174)
      5. 对寄存器 R358 (0x166)及以上版本进行编程。 重复的寄存器可以被跳过或重新编程、这是最简单的操作。

      此外、为了确保 LMK04821 SYSREF 的相位对齐与器件时钟一致、编程后必须同步器件时钟和 SYSREF 分频器。 请仔细按照数据表9.3.2.1.1节中的编程说明来正确设置 SYSREF 和器件时钟延迟、以满足 DAC 的设置和保持时间。

    2. JESD204B SYSREF 只需在初始化时建立一次。 SYSREF 可在连续模式下临时启用、仅用于通道对齐、然后可以禁用 SYSREF 以减少杂散干扰。 如果将来必须重复通道对齐、只需重新启用 SYSREF 即可进行通道重新校准- LMK04821 SYSREF 分频器将保持其相对于器件时钟的相位、即使未使用连续 SYSREF 模式、 只要 SYSREF 分压器保持内部通电(SYSREF_PD=0)。
    3. 通常、设置 JESD204B 信道对齐的最简单方法是准备数据转换器接收 SYSREF 信号、然后提供一个或多个 SYSREF 脉冲以执行信道对齐。 LMK04821支持在 SYSREF 脉冲发生器模式下使用脉冲 SYSREF 分频器。 数据表第9.3.2.1.1节中的过程介绍了如何在脉冲 SYSREF 模式下配置器件。

    此致、

    Derek Payne

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek-San、

    感谢您的详细评论和大力支持。

    此致、

    Hiroshi