This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2492:小数杂散电平

Guru**** 2386600 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1055349/lmx2492-sub-fractional-spurious-level

器件型号:LMX2492

我正在调查 PLL PlatinumSim 中的小数杂散电平、并注意到杂散电平与 N 分频器的 Fnum/Fden 之间的相关性。 由 MASH_Nonlinear 引起的子分数杂散电平在 Fnum/Fden=0.5附近变得较低。 原因是什么? 我们是否应该选择比较频率、以便 Fnum/Fden =大约0.5? 在我们的应用中、我们生成高速锯齿波形、因此我们担心输出频率只有几分之一时的杂散。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    当您使用 num/den 接近0或1时、可能会发生整数边界杂散。  因此、远离这种情况有助于减少杂散。

    另请参见应用手册 《分数 N 频率合成》、第3.4.1节讨论了整数边界杂散。  几页后的表3-6讨论了此杂散的最坏情况。  理论上、num/den = 0.5是第二个最坏的情况、因此您可能能够进一步改善。

    希望这对您有所帮助。

    73、
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在 PLL PlatinumSim 显示屏中、我是否可以假设 Fvco%Fosc 是边界杂散?  即使 N 分频器设置为1/400或399/400、Fvco%Fosc 也约为-110dBc、而在200/400等条件下会变得更糟、但正如您所回答的那样、可以避免这种情况。

    我担心的是杂散分解中显示为“MUS_Nonlinear”的小数杂散。 我将分母固定为400并更改分子、它往往在101/400和299/400之间较低。 除了限制环路带宽之外、是否还有任何针对小数杂散的解决方案?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    PLLatinum Sim 根据混频器中的数字序列计算子小数杂散; 它是纯数学运算、不是特定于器件。

    我认为您可能会看到、接近1/2的小数时、小数杂散可能会更低、但主要小数杂散会更高。

    没有纯粹的理论答案、但我相信 PLLatinum Sim 的结果。

    关于小数点杂散主题、以下是一些技巧:

    1.增加抖动。  例如、您 可以使用比例为201/400的比例201000000/400000001、而不是比例为201/400

    2.分母选择。   以下选项将没有子小数选择

    a.任何不能被2或3除的分母

    b.如果分母不能被2除、则为二阶调制器

    c.三阶和四阶调制器、如果分母不能被2或3除

    mash_seed

    a.对于比例201/400和三阶调制器、请尝试使用 MASH_SEED=234

    b.对于201/400和四阶调制器的分数、请尝试 MASH_SEED=289

    C. PLLatinum Sim 为您计算 mash_seed。

    此致、

    Dean