This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:读取输入和输出1PPS 之间的相位差

Guru**** 2513185 points
Other Parts Discussed in Thread: LMK05028

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1051173/lmk05028-read-the-phase-difference-between-the-inputs-and-output-1pps

器件型号:LMK05028

你好

我们目前使用 LMK05028在10MHz 的3环路模式下生成1PPS
来自1PPS GPS 的 OCXO 和48MHz XO、可通过 ZDM 输出1PPS。

结果:DPLL 锁定、ZDM 启动。 我测量了输出1PPS 和
输入1PPS。 它的相位对齐。

我们需要读取1PPS 输入和1PPS 输出之间的相位差
因此、我可以知道输出1PPS 和输入1PPS 何时对齐、以便我们可以开始
我们的应用。

请帮帮我。

非常感谢。

TU

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tu、

    一旦 PLL 在 ZDM 被启用时被锁定、PLL 将在其基准输入和输出时钟之间具有最小的相位延迟(相位偏移)。 在退出保持模式后、切换事件后和器件启动后、输入到输出相位偏移(tPHO)将可重复。 典型的 tPHO 为2ns、如下所示。

    您还可以从以下寄存器回读相位偏移。

    对于 DPLL1:

    DPLL1_REF_SYNC_PH_OFFSET 可用于回读 DPLL1 REF 零延迟模式相位偏移。  DPLL1_REF_SYNC_PH_OFFSET 由以下寄存器组成:0x18E[4:0]、0x18F、0x190、0x191、0x192、 0x193。 下面是 LSB 的图像。  

    对于 DPLL2:

    DPL2_REF_SYNC_PH_OFFSET 可用于回读 DPLL2 REF 零延迟模式相位偏移。  DPL2_REF_SYNC_PH_OFFSET 由以下寄存器组成:0x219[4:0]、0x21A、0x21B、0x21C、0x21D、 0x21E。 下面是 LSB 的图像。  

    这些寄存器可在 LMK05028寄存器映射 中找到:https://www.ti.com/lit/ug/snau233/snau233.pdf?ts=1636125887948&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FLMK05028

    此致、

    起亚拉赫巴

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,起亚

    如果   我们想要控制或校准相位、我认为 DPLL2_REF_SYNC_PH_OFFSET 和 DPLL1_REF_SYNC_PH_OFFSET 用于在输入和输出之间设置相位偏移。  

    我需要的是从 ZDM TDC 读取输出1PPS 和输入1PPS 之间的电流相位。 LMK05028能否支持它、

    谢谢

    PHI 图

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、PHI Tu、

    遗憾的是、没有用于读回当前相位偏移的寄存器。 也就是说、在退出保持模式、切换事件之后和器件启动之后、输入到输出相位偏移(tPHO)将是可重复的。 典型的 tPHO 为2ns。

    如果您想了解确切的相位偏移、必须执行手动测量。

    此致、

    起亚拉赫巴