This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE925PERF-EVM:有关输出信号的问题(和其他相关问题)

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1042512/cdce925perf-evm-questions-about-the-output-signals-and-other-related-issues

器件型号:CDCE925PERF-EVM

我们的团队在过去几周内一直在评估基于 CDCE925PWR PLL 的时钟发生器芯片、我们一直在研究一些我们不知道如何解决的问题。  

首先、当使用外部电源时、输入端存在持续1.2kHz 的噪声纹波。 还有人遇到过这种情况吗? 如果是、是否有现成的解决方案? 我们考虑在电路板上放置一些额外的电容器以对输入进行降噪、但如果我们这么做、我不确定将它们放置在何处。  


接下来、是否有人在使用同一芯片上的两个独立 PLL 生成两个信号时遇到困难? 尽管与所需信号具有相似的输出幅值和频率、但信号似乎是"脉冲"信号。 我们认为这与将 EVM 板连接到产品板时遇到的相位噪声有关。  

感谢您的任何帮助!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    如果噪声纹波位于输入端、则时钟芯片本身不太可能产生噪声纹波。 它可以来自 电源、测试环境中的外部有源组件。  

    通过信号上的"脉冲"、您是否意味着波形是一系列脉冲而不是方波? 如果是这种情况、则电阻器端接/阻抗匹配存在问题。 如果不是、那么该脉冲的频率是多少? 随机相位噪声不应是确定性的。

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hao、  

    感谢您的回复。  

    从噪声纹波开始、我可以看到多个可能的来源、我必须继续进行探测以隔离问题。 如果发现问题、我会跟进。  

    很抱歉、我不是说输出是方波/脉冲。 相反、我试图说波形不会稳定至一个干净、相对稳定的 Vp_pk (或频率也不是)。 我可以理解频率误差、但由于我们在端子焊盘上添加了额外电容、因此我不会期望在源上产生额外的噪声。  

    由于您提到了阻抗匹配、我想从 scau022a 手册中澄清一些内容。 我们没有安装 R2和 R4、因为描述似乎仅暗示在使用信号发生器时执行此操作。 我读不正确吗? 我们将使用外部 TCXO 板。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Garry、

    很抱歉耽误你的回答。 我不在办公室。 正确的做法是、如果 TCXO 具有 LVCMOS 输出、则不需要 R2和 R4。 LVCMOS 输入时钟无需终端。

    此致、

    Hao