This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE6214:希望使用参数来一般地改善时钟抖动。

Guru**** 2526700 points
Other Parts Discussed in Thread: CDCE6214

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1134991/cdce6214-wants-parameters-to-improve-clock-jitter-in-general

器件型号:CDCE6214

您好!

我的客户使用 CDCE6214时电路板上的 PCIe 眼图出现故障。  他认为可以影响时钟抖动。  他有一个问题。  

哪些参数对于一般改善时钟抖动很重要(与相关)?  请告诉我们。
他想回顾"环路滤波器设置"、XTAL 输入电容的温度依赖性、XTAL 的驱动电流等  请告诉我们应该检查哪些参数/外部组件值?

谢谢、此致、
M.Hattori。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Motoyasu、  
    您可以执行一些操作来改善 GLOCK 发生器的抖动/相位噪声:  

    1. 电源。 如果您得到的本底噪声高于数据表中所示的噪声,则噪声可能来自电源
    2. 环路滤波器。 对于时钟生成(不用于抖动消除目的)、通常可以增大环路带宽以改善抖动。
    3. 测量
      1. 如果使用平衡-非平衡变压器、请确保平衡-非平衡变压器清洁。 如果没有干净的平衡-非平衡变压器,则测量单端输出
      2. 如果您测量单端输出、则可能会有偶次谐波增加抖动。 不过,它比使用噪声较大的平衡-非平衡变压器更好。
      3. 如果电路板上没有 SMA 连接器,请焊接同轴电缆。 请勿使用任何铜线。
      4. 确保阻抗与50欧姆匹配、确保不存在不连续性
    4. 最大限度地提高 PFD 频率、以降低 PLL 白噪声。
    5. 尝试不同的 VCO 频率以减轻杂散。

    此致、  

    维森特