This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPL5110:延迟后只能用于 DRV?

Guru**** 2511095 points
Other Parts Discussed in Thread: TPL5110

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1014602/tpl5110-possible-for-drv-only-after-delay

器件型号:TPL5110

目前、TPL5110 DRV 在加电时立即变为低电平、而不管计时器或单次触发模式如何。  是否可以仅在上电和设置延迟完成后将器件配置为 DRV 低电平?  

例如、器件通电、经过 Rext DRV 设置的5分钟延迟后变为低电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    恐怕这是不可能的、如下图所示、DRV 将在 POR 和电阻器读数周期后恢复为低电平、这是第一次计数开始的地方。 器件采用这种设计方式、无法替代此特性。