This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:输出时钟#39;需要稳定时间

Guru**** 2539500 points
Other Parts Discussed in Thread: LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1030162/lmx2594-output-clocks-stabilization-time-required

器件型号:LMX2594

您好!

我们正在开发精密位置测量单元。 在中、我们使用两个 LMX2594生成四个452.95MHz 的输出时钟、用作 ADC 时钟输入。 第一个 LMX IC 的两个时钟输出被分配给一组 ADC、而另一个 LMX IC 输出被分配给 RFSoC 中的另一组 ADC。

我们需要知道 LMX2594的时钟输出稳定时间、以便在此时间段后开始对 ADC 采样、以避免看到相位未对齐的值。 此外、我们对两个芯片输出都是稳定的信心也不大。 我无法从数据表中找到它。 请提供此详细信息。

谢谢、

Pradeep。 S

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    我假设您讨论的是完整寄存器编程和稳定时钟输出之间的时间。  

    对最后一个所需的寄存器- R0进行编程后、VCO 将校准、PLL 将锁定。 此过程所需的时间等于 VCO 校准时间+ PLL 锁定时间。  

    VCO 校准时间取决于"状态机"时钟频率、详细信息可在 SNAA336中找到。

    锁定时间大致等于4环路滤波器带宽。 例如、如果环路带宽为100kHz、则锁定时间约为40µs μ s。

    您还可以使用 PLL SIM 来估算总体校准时间+锁定时间。