主题中讨论的其他器件: LMX2572
我们的系统设计使用多个 LMX2594和 LMX2572器件、这些器件必须在3类模式下进行相位同步。
LMX2594数据表的第7.3.12节规定:
"至于相位同步的一致性、唯一的变化源可能是 VCO 校准选择了不同的 VCO 内核和电容器、这会引入大约10ps 的双模分布。 如果不需要这个10ps、那么通过读回 VCO 内核、CAPCODE 和 DACISET 值并强制这些值来确保每次校准设置相同、可将其消除。"
为了最大限度地减少10ps 的延迟、我们 在内存中为每个调优频率的 VCO 内核、CAPCODE 和 DACSET 值构建了一个校准数据表。 加载频率并执行硬件同步后、将存储的 VCO 内核、CAPCODE 和 DACISET 值从存储器写入 LMX2594和 LMX2572的正确过程是什么?
此致、
卡盘 B

