This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2592:如何最大限度地提高输出功率?

Guru**** 2391415 points
Other Parts Discussed in Thread: LMX2592, LMX2694-EP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1009600/lmx2592-how-to-maximize-output-power

器件型号:LMX2592
Thread 中讨论的其他器件: LMX2694-EP

您好!

您在  TI 客户支持部门的同事 Art Mecina 建议我们通过此论坛寻求技术支持、以解决有关 LMX2592输出功率的问题。

我们正在设计 FDD/TDD 定制无线电前端、工作频率高达7.125GHz、LO 大约为8.3 - 8.6GHz、我们正在使用 LMX2592。 我们将驱动多个混频器、我们需要最大程度地提高输出功率。 我们有6个需要 LO 的混频器。

基准电路使用50欧姆端接、除此之外、一端未使用、会浪费大量功率。 用户数据表建议使用谐振频率为所需频率的电感器。 在任一配置中、我们都希望使用平衡-非平衡变压器(LC 类型)并将差分转换为 SE、然后将其馈送到2层分离器、每个分离器具有4dB 的损耗、取值或取值。

问题是:使用电感器、输出的阻抗是多少、我们如何将其与50欧姆的分离器匹配(来自 DIF-SE)? 如果我们使用50欧姆端接、我假设我们可以使用100:50欧姆平衡-非平衡变压器(LC 型或其他)获得至少3dB 的功率、以获得更大的功率。 您能就任一选项提供建议吗?

谢谢、

Andreas Gluck

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andreas:

    从数据表的图12中可以看出、在8GHz 输出和50Ω Ω 上拉的情况下、输出功率约为3dBm。 如果您有一个平衡-非平衡变压器来组合来自两个输出引脚的功率、那么您应该从平衡-非平衡变压器获得6dBm 的功率、这是否足以满足您的系统要求?

    很难分辨输出阻抗、它会随上拉分量而变化。 我们在具有相似输出缓冲器结构的不同器件上对此进行了研究、我们在 LMX2694-EP 数据表中提出了一些建议。 有关详细信息、请参阅第8.1.4节。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 使用平衡-非平衡变压器结合输出、同时保持50欧姆上拉电阻器有用、这是一个备份计划、 但希望有更多有关使用电感上拉的信息、然后在 LO 频率下将其与100欧姆差分相匹配(不需要宽带、仅需要300MHz 的范围)、然后在馈送后续的分离器/混频器之前使用平衡-非平衡变压器转换为单端。 我想大家可以很容易地对此进行仿真、但在 LO 运行时测量阻抗非常麻烦(除非只能将其禁用以测量输出缓冲器????)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andreas:

    没错、在这些频率下仿真比测量更好、但是、我们没有针对该器件的射频仿真模型。

    如果在不启用内部 VCO 的情况下测量缓冲器输出阻抗、则可以设置 R48[9]= 0、这将关闭 VCO 的 LDO。 此外、通过设置以下寄存器来禁用 VCO 路径。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供的信息、这听起来很有希望、尤其是在我们可以在禁用 VCO 的情况下测量输出阻抗时。 我想我们将计划电感器上拉、然后是串联电容器。 然后、我们可以生成真正的差分阻抗、从这里可以使用 LC 窄带平衡-非平衡变压器转换为50欧姆单端。