This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE913:CDCE913PW 成为视频锁相的 VCO

Guru**** 2388190 points
Other Parts Discussed in Thread: CDCE913
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1009430/cdce913-cdce913pw-to-be-a-vco-for-video-genlock

器件型号:CDCE913

大家好、团队、

我从客户那里收到了一个非常技术性的查询、询问如何在该器件上提高和降低输出频率。 请参阅以下客户案例的完整描述:

我有一个支持 genlock 功能的特定视频分频器 IC。 它测量源视频的 V SYNC 与输出视频的 V SYNC 之间的相位差、然后相应地输出 PWM 信号。 该 PWM 信号通过缓冲器+分压器馈送到 CDCE913PW IC @ vCtr 引脚(也连接到上拉电阻器)。 VDD=1.8V、VDDOUT=3.3V、晶振为27MHz。

S0连接到1.8V、而 S1和 S2连接到 I2C 线路。 它使用 Y1和 Y2输出(连接在一起)、并将其反馈回 IC 本身、因为它需要增加/减少频率来实现 genlock 函数。

我的问题是、在本例中、我无法理解 CDCE913PW 的工作原理。 我是说如何让它根据上面解释的输入电压自动增加/减少其输出频率?

感谢您的支持。

此致、

阿尔基·A.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Archie、

    我不太了解器件输出在何处使用。 CDCE913器件本身旨在用作具有内部 PLL 的低功耗 LVCMOS 时钟发生器。

    Vctrl 引脚应与到 XIN/CLK 和 XOUT 的晶振(XO)输入配合使用。 当 Vctrl 从0V 移动到1.8V 时、该频率会根据所选的晶振而变化+/- 150PPM。

    同样、PPM 的这种变化是通过 VCTRL 控制电压的变化来实现的。 我强烈建议您通读此应用手册- SCAA085A。 请注意第3.3节。

    请告诉我在此之后是否还有其他问题。