This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE913:从多字时钟频率中实现 SCAA088

Guru**** 2388180 points
Other Parts Discussed in Thread: CDCE913
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1008013/cdce913-implementing-scaa088-from-multiple-word-clock-frequencies

器件型号:CDCE913

您好!  

我正在设计一个系统、用于通过外部字时钟(LRCLK)为音频转换器生成 MCLK。  您的应用手册看起来非常适合我的需求、但我需要支持从44.1k 到192k 的许多字时钟速率。  我在应用手册中看到、建议使用多个 CDCE913来使用多个输入速率、因为我需要支持6个不同的输入速率、这对于应用而言会非常昂贵。  我无法使用不同的分频比对 CDCE913进行编程、从而将 VCO 和相位检测器置于正确的牵引范围内?  最坏的情况是、我可以看到需要2个 CDCE913来支持44.1k 和48K 以及它们的倍数、但小数除法似乎足够了。   

请告诉我这是否会导致糟糕的抖动性能、或者我是否遗漏了一些东西。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Benjamin、

    最佳用法是利用公共频率并进行分频。 如果使用多个 PLL、也可以使用该共模频率、尽管在同一器件中工作的 VCO 不常见时、使用不常见 VCO 会产生一些抖动。

    如果这是一个大问题、您可以尝试使用单独的器件、但这取决于用例要求。

    希望这对您有所帮助!