This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:小数杂散是否会影响相位同步?

Guru**** 2416110 points
Other Parts Discussed in Thread: LMX2592, LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/879901/lmx2594-does-fractional-spur-affects-to-phase-sync

器件型号:LMX2594
Thread 中讨论的其他器件:LMX2592

LMX2592能否保证多芯片相位同步、而 不受分数杂散水平高于 VCO 噪声的影响?

我假设所有   器件的 LMX2592基准输入信号和 MASK_SEED 值相同。

我  ΔΣ 抖动(通常通过在 Δ Σ 调制器输入上添加微小噪声来实现)会导致不相关 的噪声。

LMX2594中是否不会增加强抖动?

我猜是因为当 PHASE_SYNC 打开且 FDEN 为小值时、会出现强线路频谱杂散。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉 、有一个拼写错误更正。

    LMX2592能否 保证多芯片相位同步、而 不受分数杂散水平高于 VCO 噪声的影响?

    我假设    所有器件的"LMX2594"基准输入信号和 MASK_SEED 值相同。

    我  ΔΣ 抖动(通常通过在 Δ Σ 调制器输入上添加微小噪声来实现)会导致不相关 的噪声。

    LMX2594中是否不会增加强抖动

    我猜是因为当 PHASE_SYNC 打开且 FDEN 为小值时、会出现强线路频谱杂散。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好。

    只要它不是一个 Cat. 4同步、同步机制将确保相位同步是可能的。  

    尽管我们没有在 Cat. 3同步、尤其是在高输出频率下、我们相信、如果合成器输出抖动不良、相位同步的精度将会降低。  

    抖动将随相位噪声或杂散而增加。  

    LMX2594没有抖动功能。 但是、如果将 DEN 设置为像12345678这样的奇怪数字、最终效果类似于抖动。 请注意、抖动可以减少杂散、但会增加相位噪声。 您最终可能会遇到具有或不具有抖动的相同情况。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    非常感谢您的快速响应。
    在上一个问题中、我担心 抖动和大 DEN 在以下几点可能不同。
     抖动 => 混频寄存器值可能因每个芯片而异
     大 DEN =>混搭所有芯片上的寄存器值
     您的答案是否表明 相位噪声和杂散会降低相位同步精度、
    无论原因是什么(CP、VCO、Mash、环路滤波 器等)? 。
    我的理解是否正确?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好。

    是的、我认为这样、相位噪声和抖动可能会影响相位同步精度。 无论由谁产生杂散和不良相位噪声都没关系。