This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2581:在输出端按 REF 乘法波

Guru**** 2387080 points
Other Parts Discussed in Thread: LMX2581
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/891560/lmx2581-supressing-ref-multiplication-wave-on-the-output

器件型号:LMX2581

大家好、

我的客户希望找到一个同步 IC、它在输出上没有更少的 REF 乘法波。
如果您有任何此类规格或测量结果可能有所帮助、您可以推荐吗?
(这意味着 REF 本身的谐波、而不是基准泄漏或在同步输出两侧输出的 PFD 的差分频率分量。)
此外、如果您有任何知识可以向同步输出发射更少的 REF 乘法波、请告诉我。

他不想在混频器输出端输出 REF x N - LO 信号。
他假定 当合成输出乘以 REF 并且信号被输入到混频器时、将生成上述信号。

如果您有任何见解、请告诉我。
此外、如果有一个具有较少 REF 乘法波输出的合成 IC、请推荐它。
非常感谢。

Itoh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh-San、您好!

    我想您正在讨论参考杂散。

    通常、小幅值和高转换率参考时钟会产生更少的参考杂散。

    对于 LMX2581、OSCin 需要0.4Vpp - 1.7Vpp 信号。 可以使用单端 LVDS 信号(400mVpp)、否则 LVPECL 信号(通常大于600mVpp)是良好的参考时钟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    好的。

    您能否推荐能够尽可能抑制 REF 杂散的 VCO 集成合成器?

    我的客户假设 REF 支持取决于 IC 内部的频率乘法、因此 REF 杂散电平取决于 IC。

    是这样吗?

    此致、

    Itoh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh-San、您好!

    由于 VCO 和 PLL 都集成在一个小型芯片中、因此芯片内的信号串扰是不可避免的。 串扰机制非常复杂且难以预测、因此在我们拥有并测量该器件之前、没有人知道基准杂散电平。  

    您的客户在参考杂散方面的规格是什么? 他们能否共享其参考时钟频率和所需的输出频率?