This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:LMK04828用于分配 DCLK 和 SYSREF (SCLK)配置问题

Guru**** 2540720 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/877693/lmk04828-lmk04828-used-to-distribute-dclk-and-sysref-sclk-configuration-problem

器件型号:LMK04828

您好!  

我使用的是一个4DSP FMC120电路板、它使用 LMK04828作为时钟分配。  

现在、我尝试通过外部时钟和参考频率发生器来同步多个此板。  

通过外部时钟和参考频率发生器、我生成连接到 LMK04828的时钟1 (1G)和时钟0 (3.9M)的1G 和1G/256=3.9M 信号。

我使用附加的寄存器(config1_output2_122m.txt)设置在输出2上提供奇怪的输出、该输出应为1G/4=250m、但得到的是122m、而输出3似乎是正确的、这从时钟0提供了3.9M

然后、如果我禁用 SYNC_EN AS (CONFIG1_output2_252M.txt)、那么我当然没有应该来自 sysref 的输出3。  

如何设置芯片以获得250m (clkin1/4)的输出2和3.9M (clkin0)的输出3?

谢谢、