This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE913:加电时无输入时钟、即使在施加输入时钟后也会产生不稳定的输出

Guru**** 2391415 points
Other Parts Discussed in Thread: CDCE913

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/890282/cdce913-power-up-with-no-input-clock-produces-unstable-output-even-after-input-clock-applied

器件型号:CDCE913

我们使用 CDCE913从10MHz 输入生成27MHz 输出。 10MHz 来自 GPS 接收器、我们发现、如果在设备上电时未连接10MHz、并且10MHz 在之后连接、CDCE913将产生不稳定的时钟。 在这种状态下、我们尝试对 CDCE913进行重新编程、但它没有变化。 尝试设置 PWDN 位并将分频器置于复位状态、然后重新编程、但它仍然卡在该状态。 只有在连接了10MHz 的情况下进行下电上电(power cycle)才能将其恢复为稳定的27MHz。 我们没有使用任何展频选项。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gary、

    连接基准后、您可以尝试写入所有寄存器吗?

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、这是我尝试过的。 并且已经尝试在重新编程之前先设置 PWDN 位、并且仍然获得不稳定的时钟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gary、

    通常、您只需触发 PLL 重新校准。 这通常由一个 Ral 位、一个软件复位位位位或一个 PDN/RESETN 引脚完成。 遗憾的是、我找不到任何能够触发反冲的寄存器或引脚。

    现在、我唯一能想到的另一种方法是将 PLL 反馈分频器(例如、N 分频器)更改为其他值、然后将其改回以强制校准、但我不确定它是否起作用。

    此致、
    Hao