This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04826:除以1时分频器输出不正确

Guru**** 2470360 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/966367/lmk04826-incorrect-divider-output-when-dividing-by-1

器件型号:LMK04826

大家好、我想使用 LMK 作为 JESD204B 连接的电源时钟。 我想在 CLKin1上为其提供一个120MHz 时钟、并输出120MHz、30MHz 和10MHz。 如果我将时钟分频器(在本例中为寄存器0x108和0x120)设置为0x4和0xC、我将获得针对30MHz 和10MHz 输出的正确分频。

但是、如果我尝试将寄存器0x100设置为0x01以按原样传递120MHz 信号、则该信号实际上被除以32。 寄存器值0x0 (标称值除以32)和0x1 (假设除以1、实际上除以32)之间似乎没有差异。 我看到这种对其他 CLKoutX_DIV 寄存器(0x108和0x120)的影响。 将该值设置为0x1意味着时钟被32分频、而不是以其原始频率传递。

这是预期的功能吗? 如何在没有除法的情况下将 CLKin1传递到任何输出?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Eric:

    您是否确保在 DCLKoutX_MUX 字段中使用占空比校正? 除以1需要进行占空比校正。

    另一个选项是将 DCLKoutX_MUX 设置为 BYPASS、以便完全旁路分频器和数字+模拟延迟路径。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、绕过分压器、我做到了! 抱歉、数据表中必须遗漏了该注释。