This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:CLKIN0用于具有电阻分压器的单端模式

Guru**** 2550310 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/957336/lmk04828-clkin0-used-in-single-end-mode-with-resistor-divider

器件型号:LMK04828

大家好、团队成员

我的客户正在使用 LMK04828、他们发现有时会出现解锁问题、然后通过调整电阻分压器将 CLKIN 振幅从800mV 提高到900mV。 然后、他们会更好地代为解决问题。

我是否可以知道 输入配置是否允许使用150Ohm + 330Ohm 电阻分压器?

有没有关于优化的说明?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Harson、

    针对 LMK04828上单端终端的建议输入配置如下:

    150欧姆+ 330欧姆的电阻分压器也可以工作、但如果使用上述配置、您将获得更好的性能。

    进行优化的原因是输入信号越大、PLL 锁定的范围就越大。

    此致、

    起亚拉赫巴

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我使用 CLKin0输入作为基准时钟源,单端,交流耦合。CLKinx_TYPE 设置为双极缓冲模式。 时钟的 Vpp 为0.9V、PLL 失去锁定。 当我将 CLKinx_TYPE 更改为 MOS 缓冲模式时、PLL 被锁定。

     如果 CLKinx_TYPE 为 MOS 缓冲模式、且时钟源 Vpp 约为0.8V、则 PLL 失锁。

    输入范围为0.35Vpp ~ 2.4Vpp。 当 VPP 为0.8V 时、PLL 为什么会失锁?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    问题的原因可能是电阻分压器在输入端引起反射。 您能否尝试使用下拉至接地的50欧姆电阻器代替分压器、如下所示? 请告诉我这是否锁定了 PLL。

    此致、

    起亚拉赫巴

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当我使用50欧姆下拉电阻器时、时钟 Vpp 为440mV、PLL 失去锁定。 当我将 Vpp 增加到620mV 时、PLL 处于锁定状态。但在昨天的测试中、当 VPP 为800mV 时、PLL 处于锁定状态。

    当我使用500欧姆 下拉电阻器时、Vpp 为990mV、 PLL 处于锁定状态。

    时钟源为10MHz 正弦波。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    当您的时钟 Vpp 为440mV 且具有50欧姆下拉电阻时、PLL 会因信号太小而失去锁定功能。 440mV 非常接近0.35Vpp 阈值、因此 PLL 很难锁定到该信号。

    正如我在上一篇文章中所述、由于输入端的反射、800mV 情况不会锁定。

    请使用具有更大 Vpp 的50欧姆下拉电阻器(例如620mV 情况)。 50欧姆下拉时不会产生反射、从而实现最佳性能。

    此致、

    起亚拉赫巴