This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2595:LMX2595

Guru**** 2390755 points
Other Parts Discussed in Thread: LMX2595, LMX2595EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/910154/lmx2595-lmx2595

器件型号:LMX2595

你(们)好 我对 LMX2595几乎没有什么疑问。 是否有人可以告诉我以下问题

1)根据数据表,建议某些电容值连接起来,并将负载(电感器和电阻器)上拉至连接到 IC 的大多数引脚。 这些值的精确计算方式。

2) 2)计算交流耦合电容值时采用的阻抗值是多少(50欧姆??) 以及要采用的频率、因为电容器的值取决于频率、对于所有频率、上述值均为0.1uF。

3) 3) PLL 的开关时间是指从一个固定频率更改为另一个固定频率。

4) 4)什么是 PLL 锁存时间来获得输出上的稳定频率。

5) 5) 当其馈入+10dBm 的最大基准信号输入功率时、在高于15GHz 的频率下可产生的最大功率是多少。  

6) 6)我计划为 LMX2595制作 PCB。 实现良好的阻抗匹配、布线宽度的值应为多少、要选择的铜厚度应为10mil 或20mil。

7) 7)为什么设计的环路滤波器、环路带宽为256KHz、 如何选择?

我的问题如有任何帮助和答案,将不胜感激。

提前感谢!   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    1) 1) 对于电感器和电容器、不确定具体是哪一个。

    对于 Vcc 引脚、这些值不是很重要、这更反映了我们在评估板上所做的工作。  对于其他一些应用、如 Vbias 和其他应用、这会产生更大的影响。  对于 RFOUT 上的上拉电阻、这一点至关重要。

    2) 2)对于交流耦合值、您希望它在目标频率下具有低阻抗。  对于此 EVM、我们有一些高性能射频电容器、它们实际上非常适合宽带匹配。  在射频 输出端、电容器对于较高的频率可能看起来很大、但不要被欺骗、它们是高性能射频电容器。

    3和4)  锁定时间是特定于应用的、取决于一些因素、例如环路带宽。  我们的 PLLatinum Sim 工具可以对此进行仿真。

    5) 5) 对于输出功率、输入基准功率的影响最小到没有。  在我们的 EVM 上、了解这并不是输出功率的最佳选择、因为布线更长; 通过进行单端布线、您可以获得更大的功率。   此外、对于数据表、请了解已将电路板损耗减去。  图25显示、在20GHz 且 OUTx_PWR=20设置的情况下、我们可以获得-3dBm 的功率。

    6) 6) 我认为10mil 更好、但这取决于电介质和一层厚度。   对于我们来说、高频射频连接器的可用性是围绕电路板进行设计的布线宽度的一个考虑因素。

    7) 7) 256kHz 环路带宽旨在实现200MHz 相位检测器频率的最佳抖动。  但是、如果您需要更快的锁定时间、则设计得更宽。  或者、如果您使用的是分数用例、请考虑减小此值。  我建议您试用我们的 PLLatinum Sim 软件。


    此致、

    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    1)但 建议的交流耦合电容值为0.1uF、考虑的阻抗为50欧姆、则频率以 KHz 为单位。 我是指所有频率值的计算方法。 请说明理由。

    2) 2) LMX2595 IC 布局的粗糙尺寸可能与所有电容器、电阻器和电感器一起布线、并通过消除 SYNC、OscinM、RFout BM 等连接器来实现

    3) 3)在 PLLatinum Sim 软件中、我们只能获得环路带宽、但不能获得 PLL 锁定时间。 如何根据环路带宽计算 PLL 锁定时间。   

    4) 4)输出频率的稳定性主要取决于基准输入。 除了 LMX2595EVM 中的内置晶体 IC 之外、还可以使用确切的基准。 我是指任何建议的基准信号、以及基准输入的相位噪声应该是多少。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    1) 1) 我根本不关注这一点。  10MHz 时、0.1uF 为1/(6.283*10e6*1e-7)= 0.16 Ω、足够低。   OSCin 和 RFout 引脚不应在 kHz 范围内运行。  因此、对于 OSCin 引脚、如果您具有100MHz、0.1uF 为0.016欧姆、这应该足够低且正常。

    在射频输出上、理论上更高的电容会更好、但在某些情况下、自谐振频率会成为一个问题、但这更多是电容器的问题、而不是我们的部分问题。  我们在 EVM 电容器上使用具有极高自谐振频率和良好射频性能的电容器、  但如果您想使用更便宜的电容器、可能需要在理论低阻抗和自谐振频率之间实现平衡。  选择它、使阻抗大约为1欧姆。

    2)我们的 EVM 支持多种功能、但如果您使用双面板组装两侧、我很确定您可以将其放入1.5 x 1.5英寸以下的空间中。  您可以使用0402组件

    3) 3) PLLatinum Sim 会进行锁定时间仿真。  单击"Lock Time (锁定时间)"选项卡。  它应该与其他选项卡一起出现。  锁定时间由 VCO 校准时间决定、因此环路带宽不是唯一的影响、而只是模拟稳定时间、粗略的经验法则是4/LoopBandwidth。

    4) 4) 对于输入基准、有很多选择。  Wenzel 振荡器具有最终的相位噪声以及非常好的频率精度和稳定性。  TI 生产了 LMK061xx 系列晶体振荡器。  有各种各样的选择。  PLLatinum Sim 允许您导入基准振荡器的噪声。  如果您不使用诸如 wenzel 之类的超低噪声、输入基准噪声将降低输出相位噪声和抖动、但您的系统要求决定了这种情况。

    此致、

    Dean