This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:有关数据表的问题

Guru**** 2546020 points
Other Parts Discussed in Thread: LMK04828-EP, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/922244/lmk04828-questions-regarding-the-datasheet

器件型号:LMK04828

我对 LMK0482x 数据表(2020年5月的最新版本)有以下问题:

第15页–注释12–‘连续锁定允许的温度漂移’为125度,本说明的含义是什么? 据我了解、只要环境温度介于-40和+85度(摄氏度)之间、就可以在任何温度(在该范围内)上锁定(PLL2)、并且它将保持锁定(在该范围内的任何温度下)。 我是对的吗?

2.第65页–作为 SDCLKoutY_ADLY 和 SDCLKoutY_ADLY_EN 的函数的有效 SYSREF 模拟延迟不清零。 具体而言:

a)对于大于1的代码值、每个 SDCLKoutY_ADLY 的数字延迟似乎是(SDCLKoutY_ADLY–1)* 150 + 600。 这为代码值14 (0xE)产生了2550ps、为代码值15 (0xF)产生了2700ps。 这与表中的值不一致。

b) SDCLKoutY_ADLY 的说明表明、将 SDCLKoutY_ADLY_EN 设置为1会增加固定的700ps 延迟。 然后、延迟范围为700至3400 ps (而不是数据表中所述的700至2950 ps)。 或者、SDCLKoutY_ADLY 的最大合法代码值可能是12而不是15?

3.我想确保理解表21 (寄存器0x103等)中定义的 DCLKoutX_MUX 的设置。 根据图12 (第37页)、似乎可以进行以下配置:

-使用分频器和数字延迟、不使用模拟延迟(这可能对应于 DCLKoutX_MUX 值0)

-使用分频器、数字延迟和半步长(连同 DCC)、而不使用模拟延迟(这可能对应于 DLKoutX_MUX 值1)

-未使用分频器、数字延迟和模拟延迟(这可能对应于 DLKoutX_MUX 值2)

-使用分频器、数字延迟和模拟延迟(这可能对应于 DLKoutX_MUX 值3)。 这也可能涉及使用半步长和 DCC (根据 DCLKoutX_ADLY_MUX)

我是对的吗?

4.数据表中的小问题:

a)第59页:

-寄存器0x141位4应该被标记为 DDLYd8_EN (不是 DDLYd7_EN)-我是不是对的?

-寄存器0x142 - DDLYD_STEP_CNT 是位3:0、而不是4:0、即保留位4 (另请参阅第73页的表34)-我对吗?

b)第60页–寄存器0x16A 位5:0可能应该被标记为 PLL2_DLD_CNT[13:8](不是15:8)-我对吗?

c)第33页上的数据表说(在标题为 SYSREF 延迟的部分):

通过使用、延迟步长可以小至时钟分配路径周期的一半
DCLKoutX_HS 位

我认为应该是 SDCLKoutY_HS。 我是对的吗?

d)第9.3.7节(第48页)–数据表规定:

保持模式会使 PLL2以…μ s 的最小频率漂移保持锁定频率

我认为它应该是 PLL1而不是 PLL2。 我是对的吗?

谢谢、

贝尼福尔克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、贝尼、

    我的同事明天会回来。

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、非常感谢您的帮助。

    此致、

    贝尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、贝尼、

    首先、感谢您认真关注我们的数据表、尤其是将差异提请我们注意。 这对我们在进行数据表修订时非常有帮助。

    1.您对注释的理解是正确的- PLL 应在整个工作温度范围内保持锁定状态。 为了进行比较、请考虑使用 LMK04828-EP、LMK04828-EP 具有-55°C 至105°C 的更宽工作温度范围、同时与 LMK04828商业版具有同等功能。 在 LMK04828-EP 数据表中、规格是160°C 的范围。

    包含本说明的动机是解释用户何时必须手动触发新的校准。 在额定温度之外运行是不能保证的、但实际上、在某些情况下、PLL 工作温度范围很可能超过85°C (虽然不太可能、但可能会降至-40°C 以下)、并且器件可能会失去锁定功能。 请注意、在所述的场景中、PLL 失锁和工作温度可能不相关。 如果用户尝试在90°C 时重新锁定、并且温度随后可能会降至<-35°C、则在 VCO 校准再次运行之前、不能保证 PLL 保持在-35°C 和-40°C 之间锁定。 换言之、此规范并不是为了限制工作温度范围、而是为了建议在违反器件的工作规范时可能需要采取的纠正措施(需要采取的措施:在工作规范范围内重新校准)。

    2、呃、实际上你已经强调了两个计数上的错误。 请注意、对于 SDCLKoutY_ADLY_EN 条件、TICS Pro 中列出了 SDCLKoutY_ADLY 的正确值。
    a) 0xE 应该为2250ps、0xF 应该为2400ps。 表格必须更新。
    b)延迟范围为700ps 至3400ps、而不是700ps 至2950ps。  

    3.您对 DCLKoutX_MUX 的描述是正确的。 数据表中的图12显示了与每个 DCLKoutX_MUX 选项相关的路径、从顶部的0x0到底部的0x3。

    4.三次点击和一次错过:
    a)正确、DDLYd8_EN 是此字段的正确名称。
    b)正确、0x16A[5:0]应该读取 PLL2_DLD_CNT[13:8]。
    c)正确、它应该读取 SDCLKoutY_HS 而不是 DCLKoutX_HS。
    d)在这种情况下、不正确:保持确实会导致 PLL2以最小的频率漂移保持锁定频率。 这是因为、当移除 PLL1基准输入时、PLL1电荷泵为三态、而 VCXO 由对应于最后一次采样的"已知良好电压"的恒定电压驱动、而 PLL1保持锁定状态。 由于 VCXO 控制电压是恒定的、因此 VCXO 频率应保持恒定、从而确保 PLL2中的基准频率在任何方向上都不会漂移太大。 VCXO 仍会受到电压或温度波动的影响、因此 PLL2将具有少量的频率漂移、 但是、将其与不使用保持模式的情况进行比较- VCXO 控制电压将轨到 VCC 或 GND、在大多数情况下、PLL2参考频率从 PLL1锁定时获得的频率大幅拉低几十或几百 PPM。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢!