This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:输出变化为180度

Guru**** 2589265 points
Other Parts Discussed in Thread: LMX2571, LMX2594, LMX2572, LMX2572LP, TICSPRO-SW

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/947090/lmx2571-180-deg-shift-in-output

器件型号:LMX2571
主题中讨论的其他器件: LMX2594LMX2572LMX2572LPTICSPRO-SW

我将 LMX2571用作载波恢复级-基准输入时为49.92MHz CW 输入、输出为38.6MHz。 它运行正常、但偶尔会在49.92输入电平中出现短暂的下降(以 ms 为单位)。 PLL 输出突然显示180度相移(锁定检测保持"打开")。 我知道该 PLL 使用相位频率检测器、因此这不是问题。 输入乘法器/分频器级之一是否有可能在相反的相位重新启动(两个分频器都在1、乘法器在2)、或者 PLL 中是否有其他相位模糊级? 显然、我将稳定输入电平、但了解底层 PLL 特性会很有用。

谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    您能否详细说明您的设计?

    您的设计中相位检测器和 VCO 的频率是多少? 如果您使用的是 TICSPro、是否可以提供配置文件或最好的设置屏幕截图。

    我从这里得到的是 Fosc = 49.92、Pre = 1、乘法器= 2和 Post-R = 1。 这是无效的、因为乘法器输入必须介于10-30MHz 之间。 我是否解释了您正确描述的内容?

    请参阅数据表"6.5电气特性"部分中的"fMULTIN "规格。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Vibhu、

    你是对的。 很明显、我错过了数据表中的第8.1.9节、并选择忽略 TICS Pro 中的红色标签。 我将重新配置输入分频器。 我将尝试它、看看它是怎么发生的。 您觉得这是问题的根源吗?

    谢谢你

    Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是否可以将 Pre-R、Mult 和 Post-R 设置为1并直接对相位检测器应用49.92MHz?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    这是可能的。 最好在访问 PLL 行为之前消除配置问题。

    是将所有输入路径分频器和乘法器设置为1并使用49.92MHz 的相位检测器频率是可以的。

    请告诉我您在新配置中观察到的内容。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vibhu、

    我将输入多/分频级重新配置为1、从而将49.92MHz 直接应用于相位检测器。 一切看起来都正常、但当 REF 信号振幅短暂下降时、180度相移仍在发生。 还在一个点上观察到相移是180度以外的随机值、但我们没有看到重复。 此配置是否会绕过输入级、从而尽可能消除输入级180度模糊性发生器?

    谢谢你

    此致、

    Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    当您说相移时、您是否比较了输入和输出相位? 当您使用"内部 VCO 分频器" SEG1和 SEG2时、不应期望输出相对于输入具有确定性相位。

    此外、您能否向我发送一张包含您的新配置的屏幕截图。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vibhu、

    我将输出相位与38.4MHz TCXO 的相位进行比较、后者用于驱动无线电、因此基本上与输出相位与输入相位的比较相同。

    内部 VCO 分压器与输入之间的关系让我感到惊讶。 我可以看到这种情况是如何发生的、但我假设在 VCO 持续运行的情况下、输出分频器将锁定到 VCO。

    我已附上最新配置的屏幕截图。

    我是否应该查看一个0延迟抖动清除器(例如)来执行此操作?

    谢谢你

    此致、

    Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    输出运行后、相位不应改变。 输出在 FVCO 的每个上升沿都应有一个上升沿。 但是、输出在 Fosc (输入)的每个上升沿可能没有上升沿。 在后续的循环通电/重新校准中、输出分频器可能会同步到 VCO 的不同上升沿、从而产生不同的输入到输出相位。

    我们确实有一些具有同步功能的 LMX PLL 器件、例如 LMX2572、LMX2594和一些其他器件。  根据频率规划、同步特性被分成不同的类别、对于 Fout 不是 Fosc 的整数倍的配置、可以向器件提供时序关键型同步信号来同步输出。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vidhu、

    我想我们已经解决了这种特定配置的相关问题、LMX2572看起来是未来的方向。 然而、在 LMX2571落后之前、我想再研究一种实现基准输入和射频输出之间相位连续性的可能性。 这假定以下语句为真:

    N 分频器的输出始终锁定到基准输入、即基准输入短暂中断后的相位连续。

    2、内部 VCO 分压器的输出不一定锁定在同一上升沿、因为它可以从任何地方启动。

    我不知道是否可以绕过内部 VCO 分频器、但如果可以、原始 VCO 输出将出现在 RF 输出端。 然后、我们可以在输出端放置一个同步分频器、该分频器应保持相位连续性。 我还不确定是否有任何此类器件可用于4.3GHz、但如果我们可以绕过 VCO 分频器、这将是一个有趣的实验。此致、

    Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    N 分频器的输出始终锁定到基准输入、即基准输入短暂中断后的相位连续。

    如果您将 N 分频器频率更改一个小位(引入 ppm 误差)、则基准输入的输出将相应地改变并保持锁定状态。 我不确定我是否理解这里的相位连续意味着什么。 如果基准被移除、VCO 频率将不再被锁定并且将发生漂移。

    2、内部 VCO 分压器的输出不一定锁定在同一上升沿、因为它可以从任何地方启动。

    遗憾的是、无法绕过 VCO 和该器件上输出之间的分频器。 VCO 内核的范围为4.3GHz 至5.376GHz、但输出频率范围为10MHz 至1344MHz。 需要最小分频值4。

    如果器件可以绕过输出分频器(后置 VCO 分频器)、则输出将相对于 VCO 处于确定性相位。 但是、这并不意味着输出将与输入(Fosc)处于确定性相位、除非它可以与同步信号同步。 有时、即使使用同步信号、也无法在输入和输出之间实现确定性相位。 请参阅"图170中的"类别4"。 同步类别"。

    LMX2572能够直接提供"原始" VCO 输出、VCO 频率范围包括4.3GHz。 因此、这可能满足您的要求。 如果您使用100MHz 的 Fosc 频率或将器件置于 "图170中的"类别1a"的频率。 "Sync Category"、您将看到输入和输出本身是确定性的、没有同步模式。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vibhu、

    我想我们已经尽可能使用 LMX2571了。 我正在准备迁移到 LMX2572。 据我了解、'2572和'2572LP 之间的主要区别在于'2572LP 中没有 SYSREF 功能 如果我理解正确、则不需要 SYSREF 来在 REF 输入和射频输出之间建立确定性延迟。

    '2572LP 的射频输出设置为2GHz 最大 o/p、我认为 VCO 也将限制在2GHz、但我看到它仍然是6.4GHz。 2GHz VCO 将具有重要的 FCC 认证意义-对于2GHz VCO、我们必须将 FCC 第15部分的测量值设置为20GHz、但对于6.4GHz VCO、我们必须认证为40GHz、这涉及更昂贵的测试设备。

    我看不到有什么令人信服的理由选择其中一个、如果您在这条线路上有任何建议、请考虑到我们的输入和输出频率将始终小于50MHz、请告诉我。

    此致、

    Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bob、您好!

    是的、您指出的是正确的。 尽管 LMX2572和 LMX2572LP 具有相同的 VCO 频率范围、但 LMX2572LP 输出频率限制为2GHz。 此外、LMX2572LP 无法生成 SYSREF。 您无需 SYSREF 即可在输入和输出之间建立相位确定性。 两个器件上存在的相位同步功能是确定相位所必需的。

    如果您仅生成低于50MHz 的频率、请注意您可以生成的最小频率为12.5MHz。

    我还建议您按照同步类别的流程图操作、以便您提前了解所有频率是否可以实现确定性相位。

    我相信您还将使用 LMX2572LP 节省几 mA 的电流、因此、如果您对此感兴趣、可以获得 TICSPRO-SW 上特定配置的估算值。

    谢谢、

    Vibhu