主题中讨论的其他器件: LMK03328
尊敬的同事:
我们的客户担心 LMH1983相位噪声。
他们查看了以下帖子:
https://e2e.ti.com/support/interface/f/138/t/744331?tisearch=e2e-sitesearch&keymatch=12G%252520SDI
这两篇文章提到、LMH1983输出的148.5M 和148.35M 时钟的相位噪声无法满足 Xilinx Kintex Ultrascale FPGA 的要求。
如果 LMH1983输出的148.5M 和148.35M 时钟直接用作 Kintex Ultrascale SERDES 的参考时钟输入、FPGA 输出的12G SDI 信号的抖动可能无法达到 SMPTE 标准。 它们的电流设计也是如此、并且测试的12G SDI 信号的抖动确实超出了标准(对齐抖动约为0.5UI)。
该帖子还提到、LMK03328或其他低噪声锁相环芯片可用于连接 LMH1983的27M 时钟输入、 LMK03328的低抖动148.5M 和148.35M 时钟输出可替代 LMH1983的148.5M 和148.35M 时钟输出作为 FPGA 时钟输入的基准。
所以、
1.对于12G SDI 的设计、LMH1983的148.5M 和148.35M 时钟输出的抖动是否足够?
2. 他们是否需要添加低噪声锁相环芯片(如 LMK03328)以满足 SMPTE 标准?
此致、
摇滚