This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH1983:12G SDI 的相位噪声需求

Guru**** 2524550 points
Other Parts Discussed in Thread: LMH1983, LMK03328

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/937847/lmh1983-phase-noise-demand-for-12g-sdi

器件型号:LMH1983
主题中讨论的其他器件: LMK03328

尊敬的同事:

我们的客户担心 LMH1983相位噪声。

他们查看了以下帖子:

https://e2e.ti.com/support/interface/f/138/t/528316?tisearch=e2e-sitesearch&keymatch=12G%252525252525252520SDI;

https://e2e.ti.com/support/interface/f/138/t/744331?tisearch=e2e-sitesearch&keymatch=12G%252520SDI

这两篇文章提到、LMH1983输出的148.5M 和148.35M 时钟的相位噪声无法满足 Xilinx Kintex Ultrascale FPGA 的要求。

如果 LMH1983输出的148.5M 和148.35M 时钟直接用作 Kintex Ultrascale SERDES 的参考时钟输入、FPGA 输出的12G SDI 信号的抖动可能无法达到 SMPTE 标准。 它们的电流设计也是如此、并且测试的12G SDI 信号的抖动确实超出了标准(对齐抖动约为0.5UI)。

该帖子还提到、LMK03328或其他低噪声锁相环芯片可用于连接 LMH1983的27M 时钟输入、 LMK03328的低抖动148.5M 和148.35M 时钟输出可替代 LMH1983的148.5M 和148.35M 时钟输出作为 FPGA 时钟输入的基准。

所以、

1.对于12G SDI 的设计、LMH1983的148.5M 和148.35M 时钟输出的抖动是否足够?

2. 他们是否需要添加低噪声锁相环芯片(如 LMK03328)以满足 SMPTE 标准?

此致、

摇滚  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rock、

    1. LMH1983 148.5M 或148.35M 不符合12G SDI 的要求、因此我们先前对兼容解决方案的解释建议使用 LMK03328。 LMH1983最初设计用于满足3G SDI 要求。
    2. 需要一些额外的 PLL 或振荡器来生成所需的频率、例如 LMK03328。 LMK03328是一种方便的解决方案、因为它可以利用 LMH1983的27MHz 来生成与 HSYNC 同步的精确的148.5M 和148.5M/1.001时钟、但可能存在替代解决方案; 例如、一位客户使用 LMK03328为 TX 块生成2x 148.5M 和2x 148.5M/1.001、而 RX 块使用 VCXO:请参阅 Intel AN-768

    此致、