This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:PFD 更改时的 LMx 2594锁定问题

Guru**** 2560390 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/773678/lmx2594-lmx-2594-locking-issue-with-pfd-changing

器件型号:LMX2594

我使用 LMx 2594生成4-7GHz 范围内的频率、参考频率为100MHz、PFD 为200MHz。

当我将 PFD 更改为 160MHz 以通过串行接口移除1MHz 杂散时、某些频率(如4601和4701MHz)不会锁定。请建议我解决此问题

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Mohan、

    您是否使用 Mult 将 FPD 从100MHz 参考时钟更改为160MHz? 如果是这种情况、您的 OSC_2X、MULT、Pre-R 等设置是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    这些是160MHz FPD 的设置
    倍压器值:2.
    穆尔:5.
    R 前:4.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Mohan、

    Mult 和倍压器不能同时使用。
    您可以设置:
    倍频器= 1
    前置 R = 5
    MULT = 7
    然后、您将获得140MHz FPD。
    尽管原始200MHz FPD 产生的杂散可以通过新的 FPD 消除。 OSCin (100MHz)和 VCO 或 Fout 之间的串扰杂散仍然存在。 因此、您仍将在1MHz 和2MHz 偏移处看到一些杂散。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel、您好!
    我保持倍频器=1、前置 R=5、 对于 FPD 140MHz、MIL=7。杂散电平在1MHz 和2MHz 偏移时进一步增大、即-40dBc。请建议使用 FPD、它将在1MHz 偏移下降低杂散电平、大约75dBc、因为我的系统要求杂散电平在我的中心频率的20MHz 带宽内为75dBc。PLL 范围为 从4570-6700Mhz
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Mohan、

    1MHz 杂散可能是 Fout 和 OSCin 之间的串扰杂散。 100MHz 参考时钟来自什么以及如何将其连接到 OSCin?
    另外、尝试设置 CAL_CLK_DIV = 1、这会将状态机时钟减少到50MHz。 如果状态机时钟是杂散源之一、这可能有助于减少串扰杂散。