请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04832 您好!
我们将测试 LMK04832EVM、当我们将 SYSREF 与同一时钟组中的时钟一起使用时 、我们会看到 SYSREF 的谐波在时钟输出频谱处进入。
通过对 SYSREF 和时钟使用单独的组来消除这些谐波。
是否建议在我们的设计中为 SYSREF 使用不同的组(以消除时钟上的谐波)、或者它只是由于网络接近(串扰)而导致的 EVM 问题?)?
如果我们将 SYSREF 与时钟分开、我们是否会遇到调整 SYSREF 相对于它必须对齐的时钟的相位的问题?
还是更愿意将时钟与 SYSREF 配对?
一些详细信息:
- 输出时钟频率为2.450GHz。
- SYSREF 频率:38.28125MHz。
- 输入时钟:350MHz 单端正弦时钟发生器,连接到 CLKIN1*。
- 所有使用的输出端接至50R 负载(在频谱分析仪端接的一个探测)。
我们还尝试绕过输出时钟分频器、并使用 CML16mA 输出、目前为止我们看到了良好的结果。
但是、我们没有更改 EVM 的硬件以支持 CML。
同时附加配置文件。
任何建议都是非常欢迎的
非常感谢您的参与
kr
Vincenzo