This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:与时钟输出频谱耦合的 SYSREF 噪声

Guru**** 2386620 points
Other Parts Discussed in Thread: LMK04832EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/796170/lmk04832-sysref-noise-coupled-into-the-clock-output-spectrum

器件型号:LMK04832

您好!

我们将测试 LMK04832EVM、当我们将 SYSREF 与同一时钟组中的时钟一起使用时 、我们会看到 SYSREF 的谐波在时钟输出频谱处进入

通过对 SYSREF 和时钟使用单独的组来消除这些谐波。

是否建议在我们的设计中为 SYSREF 使用不同的组(以消除时钟上的谐波)、或者它只是由于网络接近(串扰)而导致的 EVM 问题?)?

如果我们将 SYSREF 与时钟分开、我们是否会遇到调整 SYSREF 相对于它必须对齐的时钟的相位的问题?

还是更愿意将时钟与 SYSREF 配对?

一些详细信息:

  • 输出时钟频率为2.450GHz。
  • SYSREF 频率:38.28125MHz。
  • 输入时钟:350MHz 单端正弦时钟发生器,连接到 CLKIN1*。
  • 所有使用的输出端接至50R 负载(在频谱分析仪端接的一个探测)。

我们还尝试绕过输出时钟分频器、并使用 CML16mA 输出、目前为止我们看到了良好的结果。

但是、我们没有更改 EVM 的硬件以支持 CML。

同时附加配置文件。

任何建议都是非常欢迎的

非常感谢您的参与

kr

Vincenzo

e2e.ti.com/.../ADC_5F00_EVM_5F00_TI_5F00_Inquiry.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Vincenzo:

    两个相邻时钟输出通道之间的串扰是不可避免的。 我们必须为时钟和 SYSREF 使用单独的组。
    我的同事可以向您提供更多建议、他将在下周休假回来。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Vincenzo、您好!

    我们已经看到多种情况、即 SYSREF 与输出之间存在连续串扰、我们不认为这是由于 EVM 布局造成的。 串扰更有可能通过相关时钟组之间的电源连接进行耦合、如果使用同一输出组的时钟输出同时生成器件时钟和 SYSREF、则很难缓解这种情况。

    将 SYSREF 与器件时钟分离到单独的时钟组不应带来任何独特的困难、因为两个信号都来自同一个 VCO。 如果需要进行额外调优来修整 SYSREF 信号边沿与输出时钟转换的对齐、SYSREF 路径包括模拟和数字延迟调优步骤。 我们自己的测试表明、OUT0上的器件时钟和 OUT11或 OUT13上的 SYSREF 可以提供更低的串扰、但这应该被视为一个起点、并且可能还有其他配置会根据输出格式和使用的特定频率减少串扰。

    我们还在测试中看到、对于串扰干扰源、CML 输出通常比 LVPECL 有所改进。 总之、听起来您处于正确的轨道上。

    此致、