This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDC3RL02:后馈和2个并联器件

Guru**** 2513185 points
Other Parts Discussed in Thread: CDC3RL02

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/795417/cdc3rl02-back-feeding-and-2-devices-in-parallel

器件型号:CDC3RL02

我们使用该器件来允许我们在两个时钟源(即 CDC3RL02的2个实例)之间进行选择。 这意味着 两个 CLK_OUT 引脚连接在一起。

通过这种方式连接、是否存在反馈风险:

  • 从而损坏未激活的器件
  • 影响输出时钟的信号完整性。

禁用时、输出是否接地?

感谢你的任何帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Sam:

    不使用时输出不是高阻态(CLK_REQx = 0)、因此如果其他 CDC 器件的输出连接在一起、它将损害其输出。
    根据时钟频率、最简单的方法是使用两个二极管来隔离输出。
    例如、其他解决方案包括使用模拟开关将输出多路复用或从我们的产品系列中选择另一个输入多路复用器嵌入式时钟缓冲器。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢 Noel。 然后、我们将寻找替代解决方案。