This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDC3RL02:CDC3RL02BYFPR 的电流消耗数据

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/804393/cdc3rl02-current-consumption-data-for-cdc3rl02byfpr

器件型号:CDC3RL02

团队

下面是我要介绍的一件事。

目前我正与 ONSEMI 的竞争对手部分竞争。

我的客户告知该器件在52MHz 输出 x 2通道时的总电流消耗为4mA。

您是否可以获得一种方法来将电流消耗降低到与竞争对手相同的水平? (我认为竞争对手具有 LDO 旁路模式以降低电流消耗)

我的客户将使用较低的电流消耗器件。 请查看、让我在此处获取您的建议。

  • VBAT:3.3V/3.6V/4.2V

    • 要求
      • 电流消耗数据
    • 条件
    • VBAT:3.3V/3.6V/4.2V
    • 电容负载:10pF
      • 在 CLK_OUT1和 CLK_OUT2上工作的26MHz 输出

      • 26MHz 输出仅在 CLK_OUT1下工作

      • 在 CLK_OUT1和 CLK_OUT2上工作的52MHz 输出(竞争产品具有4mA 电流消耗)

      • 52MHz 输出仅在 CLK_OUT1下工作

但斯克和最诚挚的问候

Yun 比利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Billy、
    请参阅数据表的"7.6典型特性"部分。 我相信、图2、3、4和5提供了您正在寻找的数据。