This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 三张 DAC 卡中的一张出现问题/由 Kang Hsia TI 重定向

Guru**** 2502485 points
Other Parts Discussed in Thread: DAC37J82EVM, DAC37J84, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/826523/problems-with-one-of-three-dac-cards-redirected-by-kang-hsia-ti

主题中讨论的其他器件:DAC37J82EVMDAC37J84LMK04828

您好!

我们根据以下消息向您发送了器件型号:无法识别器件型号;这是一个 DAC37J82EVM。

Kang Hsia

您好、Valentin、

由数据转换器组测试的 DAC37j84 EVM 只能受用户软件 GUI 中定义的 DAC 功能的限制。 请参阅下面的 GUI 中的几个参数。

遗憾的是、EVM 电路板车间的测试功能无法扩展到上述客户的特定测试用例。 然而、LMK04828是由 TI 时钟组完成的已发布器件、在将 VCO 范围放置在 EVM 上之前、应在 ATE 生产测试中测试。 我建议客户在将 LMK04828配置为特定情况时、通过发布他们看到的确切问题来联系 TI 时钟组。 他们是时钟支持领域的专家、能够比我们更好地提供帮助。 您可以在 E2E 论坛上的计时下访问它们。

感谢您的理解。  

 请查找我们发送到 其他论坛的初始查询:

"请在下面找到我们最初以德语发布的查询。 翻译由没有技术背景的人员完成。

此问题需向您的分销商提出正式索赔。

谢谢、此致

集成 LMK04828B 的两个内部 VCO 无法在2370 - 2630MHz 或2920 - 3080MHz 的指定频率范围内运行。 可调频率恰好在范围内或旁边。 因此、输出频率不能精确设置为160MHz (分频)、而只能设置为大约158.5MHz。 测试的两种设置为:

将 VCO0设置为2400MHz、将分频器设置为15以分频为160MHz。

将 VCO1设置为3040MHz、将分频器设置为19以分频为160MHz。

对于三个电路板中的两个、此设置工作正常、并且 PLL2处于锁定状态。 PLL1已正确锁定所有三个电路板。

第三张卡是 NOK。”

请给我们一个可靠的回复、说明如何解决问题、不要再重定向我们。

谢谢、此致

Magdalena

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Valentin、

    正如我们的同事所建议的、VCO 范围经过了 ATE 测试。 158.5MHz 接近 VCO0除以15可实现的最小频率、因此 VCO 调谐电压可能会钳位到其中一个电源轨、或者相关引脚上的焊接连接不良。 尝试探测 CPout2引脚、本地环路滤波器组件和 Vcc9_CP2引脚、并确保电压处于预期范围内。 Vcc9_CP2应为3.3V;调优电压和环路滤波器组件应在非零电压下保持稳定、与电源电压和接地电压至少相差几百毫伏。

    VCXO 输出也可能损坏或 VCXO 损坏、因此输出上会出现较大的杂散并拉取频率。 示波器 FFT 或频谱分析仪应能够在 VCXO 输出上显示任何异常杂散。 这种解释在我看来不太可能、因为 PLL1正在锁定。 但是、PLL1的环路带宽通常要低得多、因此它在环路带宽以上不易受到 VCXO 杂散的影响。

    还有一些其他原因可能会导致、例如保持模式无法退出、VCO 校准值错误(尤其是在0延迟模式下)或电荷泵极性以某种方式反转。 这些故障机理似乎不太可能产生、因为不同电路板之间的电路板固件或寄存器默认值应该相同。 但是、一旦排除其他更可能的原因、我们就可以探索这些选项。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    一个多星期以来、我们没有收到您的任何回复、因此我们只能假设您已解决了您的问题。 我现在将此线程标记为已解决。 如果您确实需要进一步的帮助、请对该主题进行评论、我们可以继续提供帮助。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的回复。 目前这种情况没有帮助。

    此致

    Magdalena

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Magdalena、

    您能否共享 LMK04828的编程?

    如前所述、该器件的频率范围为:

    • VCO0 = 2370至2630MHz
    • VCO1 = 2920至3080MHz

    我不确定我是否完全理解… 但是、"可调频率恰好在范围内或旁边。 因此、输出频率不能精确设置为160MHz (分频)、而只能设置为大约158.5MHz。 测试的两种设置是:"

    • 将 VCO0设置为2400MHz、将分频器设置为15以分频为160MHz。
    • 将 VCO1设置为3040MHz、将分频器设置为19以分频为160MHz。

    我想您说的是、您的设置会导致相位检测器频率在 PLL2为160MHz。  如果我理解正确、如果您使用160MHz 作为 PLL2的相位检测器频率、则您的工作频率将超出最大155MHz 规格。

    • 或者、我是否理解错误、您正在讨论从 VCO 到输出的输出分频器?

    如果您确实为您的*15情况提供了158.5MHz 的基准、则 PLL2 VCO 频率必须以158.5 * 15 = 2377.5 MHz 的频率运行。  这在 VCO0范围内、我希望它能正常工作。

    如果您确实为您的* 19情况提供了158.5MHz 的基准、则 PLL2 VCO 频率必须以158.5 * 19 = 3011.5MHz 的频率运行。  这在 VCO1范围内、我希望它能够正常工作。

    请检查该寄存器。  为了确保正确进行 VCO 校准、请确保正确对 OSCin_FREQ 寄存器进行编程。  寄存器0x162[4:2]应编程为...

    • 如果 OSCin 频率为127至255 MHz、则为2
    • 如果 OSCin 频率为255至500MHz、则为4。

    73、
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能否提供使用的编程并澄清上述任何问题、尤其是有关 OSCin_FREQ 寄存器的问题?

    器件的相位检测器工作在什么位置?

    73、
    Timothy