This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04610:同步模式问题

Guru**** 2513185 points
Other Parts Discussed in Thread: LMK04610

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/788049/lmk04610-sync-mode-question

器件型号:LMK04610

大家好、团队、  

我们正努力与客户更好地了解同步模式和功能。  

研究的目标是使用 SYNC 与外部事件同步输出时钟。 在这种情况下、保持同步事件和传出时钟之间的已知延迟非常重要。 此外、了解同步事件和传出时钟相位之间的关系也很重要。 您能帮助您了解以下内容吗?请:

  • 同步事件本身在与传入时钟的相位关系上是否确定? 换言之、输出时钟是否会在事件发生前后保持与传入时钟的相位关系?
  • 同步事件是与传入时钟同步还是异步?
  • 同步事件期间是否真的没有计时开始、或者是否是其中一个设置(可能是数字延迟)?
  • 如果是,什么是“在 SYSNC 期间没有 CLKout”延迟? 它是确定性的吗?
  • SYNC 引脚的用途是什么? 在器件/系统启动时对齐一次时钟?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sepeedah、

    [引用 USER="Sepeedah Zadeh"]SYNC 事件本身相对于传入时钟的相位是否确定? 换言之、输出时钟将在事件发生前后保持与传入时钟的相位关系?如果使用0延迟、则时钟将重新对齐以保持之前的相位... 但须遵守零延迟规则。  例如、如果使用100MHz 时钟反馈至10MHz 基准、则100MHz 时钟是确定性的、但如果您也产生50MHz 时钟、TI 可能不会。  在本例中、您必须反馈50MHz 以确保它的相位关系。

    [引用 user="Sepeedah Zadeh"]同步事件是与传入时钟同步还是异步?[/quot]我当前的理解是它是异步的。

    [报价用户="Sepeedah Zadeh"]同步事件期间是否真的没有计时开始,或者是否是其中一种设置(可能是数字延迟)?
    /1或旁路时钟将继续运行。  实际上、这有点令人困惑、因为带有/1或 BYPASS 的9.3.2.3状态时钟的文本没有选通、但图32中的图像显示它们是选通的。  我必须确认。

    [引用 user="Sepeedah Zadeh")如果是,什么是“在 SYSNC 期间没有 CLKout”延迟? 它是否确定?[/quot]对于选通的时钟、它们会在 SYNC 置位时异步关闭。

    [引用 user="Sepedah Zadeh"]SYNC 引脚的用途是什么? 要在器件/系统启动时对齐一次时钟?、我认为主要目的是让用户使所有时钟彼此具有确定性时序、该时序由静态数字延迟值设置。  不过、您可以在《使用 LMK0461x 进行 JESD204B 多器件同步》SNAU222应用手册中看到、SYNC 用于复位分频器。

    请参阅应用手册 《使用 LMK0461x 进行 JESD204B 多器件同步》、  

    您能否详细介绍一下您要实现的目标?

    73、
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、Timothy、

    Sepeedah 应我们的要求发布了这一信息。 换言之,这些问题来自我们。

    下面是我们要做的事情:

    我们正在计划一个由多个 JESD204B DAC 和 ADC 以及 LMK04610器件组成的系统、该系统将同步到速度要慢得多但频率事件不规则的情况下。 可以将其想象为、系统将在一段时间内获得一个同步触发器(与 LMK04610器件的传入时钟同步)。 我们系统的本质是需要从触发事件到所有器件的 SYSREF 输出的确定性和可重复延迟。

    回顾一下、我认为仅在启动时将 SYNC 引脚用作时钟同步、然后将其重新配置为 SYSREF 发布器会更有用。

    后续问题:

    如果 SYNC 被重新配置为脉冲 SYSREF 颁发器、且发出的脉冲数为1和0数字延迟、那么 SYNC 的置位/释放与发出的 SYSREF 之间的实际延迟是多少?

    传入时钟为125MHz、传出时钟750MHz、SYSREF 传出频率设置为7.8125Mhz。

    请参见下图。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    好的、谢谢、您通过哪种时间线来查找此信息? 应用手册是否对您有所帮助?

    73、
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Timothy、

    感谢你的帮助。 我希望这是数据表说明中未记录或忽略的内容。 通常、获取 SYSREF 请求和实际发出 SYSREF 脉冲之间的最小延迟是多少? 以及器件之间的差异如何? 我希望了解器件如何与 SYSREF 相关。 我为您提供的特定示例只是一个示例。 我对它的具体答案给予最低优先级。 但一般来说、我们还有一周左右的时间、我们必须知道 SYSREF 工作原理的答案。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Aleksey、

    好的、谢谢。 我或同事将在调查我们在此方面的信息时发布更多信息。

    73、
    Timothy