This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:时钟连接

Guru**** 2553450 points
Other Parts Discussed in Thread: LMK04832

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/815151/lmk04832-clock-connections

器件型号:LMK04832

这些连接意味着什么? 它们是可选的吗? 有错误吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    该图并不完全清楚、但这些线路只应参考偶数时钟输出上可用的分频器旁路选项。 LMK04832数据表的第8.1.9.2节对此进行了说明:

    LMK04832的偶数时钟输出(CLKoutX)可能会绕过时钟分频器、以实现最佳的本底噪声和输出摆幅。 在此模式下、唯一可用的输出格式是 CML。


    我将在下一个数据表修订版通过时记录更新图6。 感谢您将此事提请我们注意。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答。 这样的结果是否正确?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请查看图7、其中说明了旁路路径。 旁路通过极性多路复用器和旁路多路复用器进行传输、并直接馈入 CML 输出缓冲器。 当不使用旁路路径时、CML 缓冲器被馈入逻辑低电平。

    此致、