您好!
客户使用的是 TI LMX2571评估板、没有硬件更改。
当 TCXO 频率 和 VCO 输出频率的整数倍 接近频率时、
发生了带内伪波。
测试条件如下。
TCXO:20MHz
FPD :60MHz
Fvco :4820.250MHz
Fout :482.025MHz
您能否告诉我如何处理在 TCXO 本身频率发生的杂散?
我想向您发送客户获得的频谱信息。
请告诉我您的直接电子邮件地址吗?
此致、
Yusuke
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
客户使用的是 TI LMX2571评估板、没有硬件更改。
当 TCXO 频率 和 VCO 输出频率的整数倍 接近频率时、
发生了带内伪波。
测试条件如下。
TCXO:20MHz
FPD :60MHz
Fvco :4820.250MHz
Fout :482.025MHz
您能否告诉我如何处理在 TCXO 本身频率发生的杂散?
我想向您发送客户获得的频谱信息。
请告诉我您的直接电子邮件地址吗?
此致、
Yusuke
您好、Yusuke、
请参阅 Dean PLL 手册 的第16章:http://www.ti.com/tool/PLL_BOOK
首先、您需要检查杂散是在环路内部还是外部。 为此、可通过降低电荷泵增益来降低环路带宽。 观察杂散水平是否降低。 如果它确实减小、则意味着杂散(或部分杂散)位于环路内部、您可以通过缩小环路带宽来减小杂散; 否则、这意味着杂散完全在环路之外、那么您需要检查布局并查看某个位置是否存在严重的串扰。 阅读 Dean 的书籍以了解更多详细信息。
此致、
Hao
Hao San、
感谢您的友好支持。
我将向客户报告您的建议和材料。
我对你的评论有疑问。
"否则、这意味着杂散完全在环路之外、
然后、您需要检查布局、看看是否有严重的串扰。 阅读 Dean 的书籍以了解更多详细信息。"
→μ A
客户使用 TI 的 EVM。
http://www.tij.co.jp/tool/jp/lmx2571evm
您的消息是否意味着 EVM 布局未进行优化?
如果是、我应该检查 EVM 布局的哪个区域?
如需更多信息、请将十六进制寄存器输入连接到 TICS。
如果您能向我指出任何内容、我将不胜感激。
e2e.ti.com/.../TICS-LMX2571.7z
我想向您发送客户数据的频谱信息。
我可以在 E2E 中直接发送消息吗?
我在 E2E 上发送了一个朋友请求。
此致、
Yusuke
您好、Yusuke -San、
原因
TCXO:20MHz
FPD :60MHz
Fvco :4820.250MHz
Fout :482.025MHz
我希望在250kHz、2.025MHz 时会有杂散、并且可能是250kHz 的倍数。
250kHz 是 VCO 和 TCXO 之间的串扰杂散。 2.025MHz 杂散是 Fout 与 TCXO 或 FPD 之间的串扰杂散。
串扰杂散很难消除、我们可以通过以下方式避免这些杂散:
(1)使 TCXO 频率更高。 例如、使用50MHz TCXO。 这可以减少具有串扰杂散的频率通道的数量。
(2)如果应用是窄带且具有数千个通道。 避免串扰杂散的最佳方法是使用两种不同频率的 TCXO。 例如、使用50MHz 和48MHz TCXO +模拟开关。 如果对于某个通道、您会看到50MHz TCXO 的串扰杂散、则可以切换到使用48MHz TCXO。