This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK61E07:VCO 校准规则

Guru**** 1916930 points
Other Parts Discussed in Thread: LMK61E07
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/807194/lmk61e07-vco-calibration-rules

器件型号:LMK61E07

您好!

我们正在设计一款音频产品、其中 LMK61E07将是与外部时钟同步的主时钟、这与 DCXO 部分中所述的情况非常相似。 我们将持续进行微调、并在外部关闭切换时进行一些较大的更改。 进行此调优时、请务必确保无干扰。 数据表中有一个我们需要关注的点、即

8.3.12 VCO 校准、即必须对 VCO 进行校准、以确保时钟输出提供最佳的相位噪声性能。 从根本上说、VCO 校准会建立

VCO 调谐范围内的最佳工作点。 将 R72[1]设置为1会导致 VCO 重校准、并且在器件重新配置后需要进行重校准。

设备重新配置的规则是什么? ——在做了什么改变后,我们需要做什么呢? 重新校准需要多长时间? 我认为这可能意味着在重新校准期间时钟质量会显著下降?

此致、Pawel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Pawel、

    在这种情况下、器件配置是指 VCO 频率何时发生更改。 为了实现所需的无干扰运行、只需更改反馈分频器的分子、而不调整整数。 校准时间小于10ms 的启动时间

    此致、
    通道

x 出现错误。请重试或与管理员联系。