主题中讨论的其他器件:LMK03328
我在 PRIREF 上输入 LVDS 10.949297MHz 时钟。 我将各种频率表加载到 EEPROM 中、以获得44MHz (4x)、88MHz (8x)和其他频率(基于 PLL1)。 我使用的是 TICS Pro、PRIREF =差动输入、最大增益、DIFFTERM_PRI 和 AC_MODE_PRI。 PRIREF 的时钟看起来非常好,是422mVpk-pk,1.35ns 上升时间,829ps 下降时间。 我使用差分探头测量了这一点。 我不认为 PLL 针对 AC-LVDS 输出(来自 PLL1)进行锁定、因为仅在短时间内显示所需的频率、并且似乎出现波动。 我有一个来自 PLL2的输出、作为 CMOS (+/-)、这看起来很好。 我最初使用 LMK03328 EVM 检查了我的设计、但 CMOS (+/-)信号端输入时钟和输出。 然后、我复制了这些设置、相应地将输入和输出更改为 LVDS、并将其加载到我的 PWB 上的 PLL 中。 除了 查看数据表中的第10节并根据调整一些寄存器设置之外、我还查看了此主题 e2e.ti.com/.../761411 将 R29.7、R51.7更改为1。 将 REFSEL 从低电平更改为高电平。 将 R50.3和 R50.1从1更改为0。 将 R50.2和 R50.0从0更改为1。 将 R50.7从1更改为0。 将 R29.3从0更改为1。 EEPROM 中的新负载产生的结果相同、但我无法获得稳定的 LVDS 输出时钟。 我不明白 LMK03328为什么不锁定 LVDS 输出。