This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK03328EVM:PLL 未锁定

Guru**** 668880 points
Other Parts Discussed in Thread: LMK03328
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/838109/lmk03328evm-pll-is-not-locking

器件型号:LMK03328EVM
主题中讨论的其他器件:LMK03328

我在 PRIREF 上输入 LVDS 10.949297MHz 时钟。  我将各种频率表加载到 EEPROM 中、以获得44MHz (4x)、88MHz (8x)和其他频率(基于 PLL1)。  我使用的是 TICS Pro、PRIREF =差动输入、最大增益、DIFFTERM_PRI 和 AC_MODE_PRI。  PRIREF 的时钟看起来非常好,是422mVpk-pk,1.35ns 上升时间,829ps 下降时间。  我使用差分探头测量了这一点。  我不认为 PLL 针对 AC-LVDS 输出(来自 PLL1)进行锁定、因为仅在短时间内显示所需的频率、并且似乎出现波动。  我有一个来自 PLL2的输出、作为 CMOS (+/-)、这看起来很好。  我最初使用 LMK03328 EVM 检查了我的设计、但 CMOS (+/-)信号端输入时钟和输出。  然后、我复制了这些设置、相应地将输入和输出更改为 LVDS、并将其加载到我的 PWB 上的 PLL 中。  除了  查看数据表中的第10节并根据调整一些寄存器设置之外、我还查看了此主题 e2e.ti.com/.../761411  将 R29.7、R51.7更改为1。  将 REFSEL 从低电平更改为高电平。  将 R50.3和 R50.1从1更改为0。  将 R50.2和 R50.0从0更改为1。  将 R50.7从1更改为0。  将 R29.3从0更改为1。  EEPROM 中的新负载产生的结果相同、但我无法获得稳定的 LVDS 输出时钟。  我不明白 LMK03328为什么不锁定 LVDS 输出。      

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kerry、

    PLL 锁定状态与输出格式无关。 您能否从基础知识开始、先将 PLL 锁定在简单的频率上? 例如、您可以将输入频率更改为50MHz、然后加载默认的 Ticspro 配置、将"Insel_PLL1"从"引脚选择"更改为"PRIREF"。 可以在状态引脚上观察到 PLL 锁定状态。

    此致、

    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如何进行屏幕截图?  您是否有电子邮件、以便我可以向您发送屏幕截图。  我查看了10.4926MHz 的 OUT7、情况良好。  OUT4大部分为高电平、周期脉冲为低电平。   e2e.ti.com/.../Original-TCS-Pro-Settings.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    下面是一个 WEBENCH: e2e.ti.com/.../LMK03328-88MHz-FREF_5F00_FPGA.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我没有默认的 TICS Pro 配置、但尝试观看视频、但它跳过了 PLL2的设置。  事实证明、在 LMK03328 EVM 上、输出1-6锁定、输出7未锁定。  因此、这与我的 PWB 的问题相反。   这是我的 TCS 文件、它在两个电路板上都部分工作: e2e.ti.com/.../PLL1-TICS-Pro-FREF-44MHz.tcs

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    看起来、将 PLL 1的 LF 类型更改为二阶 LF 只是解决了这个问题。  此选择有什么作用?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kerry、

    小数阶有助于杂散优化、但不会影响 PLL 锁定状态。 我加载了您之前连接的"PLL1 TICS Pro FREF 44MHz.TCS"、所有输出对我来说都很好、两个 PLL 都锁定了、没有问题。 如果您使用的是 TI EVM、请转至 Ticspro -> Default Configuration (在工具栏中)-> EVM default (EVM 默认值)以进行快速完整性检查。

    如果您不使用 TI EVM、则可能会出现硬件问题、因为配置对我来说很好。

    此致、

    Hao