This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLC555:输出引脚上的绝对最大值

Guru**** 2747345 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/837112/tlc555-absolute-max-on-output-pin

器件型号:TLC555
主题中讨论的其他器件:冲击

我正在查看外部电压瞬变、例如施加到输出引脚的雷击。 输出引脚在不对器件造成永久损坏的情况下可以承受的最大绝对电压是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Yoshvany、

    从您的问题中、我假设输出引脚通过连接器和电缆离开印刷电路板。 连接器和电缆可能会受到浪涌、ESD 和间接雷击的影响。 显然、直接雷击输出引脚将会造成严重的永久性损坏。  

    输出电压必须始终处于电源轨范围内。 如果输出超过电源轨、寄生输出引脚电流将流动、并且某些未指定的(因为我不知道)电流可能会导致永久性损坏。 造成损坏的电流大小随施加的应力曲线、应力持续时间甚至电路板布局而变化。 包括0V (OFF)在内的较低电源电压更具弹性、因为数据表"表2"也会间接地给出建议。 数据表图27中的组件是一个很好的起点。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ron、您好、感谢您的回答。 输出引脚离开电路板、有几个串联组件限制瞬态电流。 雷击不是直接冲击、而是通过电缆屏蔽层从电缆中感应到的残余电压。 仍然有一些可能在短时间内稍微超过电源轨。 我看到一些引脚、例如 Vdd、可能会上升至18V。 输出引脚也可以是这种情况吗?

    当输出为高电平时、输出阻抗是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yoshvany、

    放电引脚为开漏引脚、因此其电压不受 VDD 电源的限制。 所有其他引脚电压都受 Vdd 限制、因为有从其他引脚到 VDD 的电流路径。 VDD 也可能增加。 同样、任何相对于 GND 引脚为负的引脚都有一条流向 GND 的电流路径、并打开也可以从 VDD 获取电流的晶体管。

    图6显示了输出高阻抗、但这不适用于电源轨之外的输出电压。 我可以在下周进行电源轨以外的快速输出脉冲测试、并分享测试结果。 这将是样本数据、可能不会反映人口绩效。 计划的 VDD 电压是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yoshvany、

    在 VDD = 5V 的情况下,我测试了大于 VDD (电源电压)的输出电压高达100mA (脉冲1ms 打开,100ms 关闭)。

    未发生明显损坏。 不过、这只是室温、一个器件、采样数据。 电流越低、首选的零电流越好。

    在大多数曲线中、输出引脚的输入阻抗为5.35欧姆

    流入输出引脚的电流的65%流出 VDD 引脚。