This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2430:LD 输出类型

Guru**** 2502205 points
Other Parts Discussed in Thread: LMX2430

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/852243/lmx2430-ld-output-type

器件型号:LMX2430

大家好、团队、

 如果 PLL 数字锁定检测(MUX[3:0]=[0 1 0 1])、您能告诉我输出类型吗?

从数据表9.3.8.3中、如果 PLL 数字锁定检测说明、则 LD 被定义为高电平或低电平输出、看起来像 CMOS 输出。

但是、表40定义了 LD 是开漏输出。

我的客户发现 PLL IC 锁定时为高电平、这意味着它可能不是开漏输出。

此致、

Itoh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh、

    这不会让我感到意外、这是一款非常旧的器件。  我相信您的衡量标准。  

    感谢您的反馈。

    此致、

    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dean San:

    请回答我的问题。

    是 CMOS 推挽还是开漏?

    如果您对其进行测量并仔细检查,我将不胜感激。

    此致、

    Itoh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh-San、您好!

    开漏架构需要上拉至 Vcc、如果没有外部上拉、但您仍然看到高信号、这意味着它是推挽输出。  

    您是否会检查您的客户是否在 LD 引脚上有上拉电阻器?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    客户系统通过数字晶体管接收 LD 输出以进行电平转换。

    请仔细检查一下吗? 我不想根据假设回答客户的问题。

    此致、

    Itoh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh-San、您好!

    我不确定是否可以检查、这是一款非常旧的产品、我不知道是否有 EVM。  

    无论如何、我将于下星期一进行检查。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Itoh-San、您好!

    我刚刚检查过、我的实验室中没有 LMX2430 EVM。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    感谢您的努力。 我将关闭此主题。 如果您碰巧发现对我的客户有帮助的任何东西、请告诉我。

    此致、

    Itoh