This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832EVM:自动模式时钟设置问题

Guru**** 2382480 points
Other Parts Discussed in Thread: LMK04832EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/852282/lmk04832evm-problems-with-automatic-mode-clock-setting

器件型号:LMK04832EVM

您好!

我们正在测试 LMK04832EVM、我们在输入时钟开关的自动模式方面面临着一些挑战、如第8.3.6.3段所述。

我们使用了 LMK04832EVM 的默认设置(时钟选择除外)、并将两个信号发生器连接到了 ClkIn0和 ClkIn1 (均设置为122.88MHz)。 电路板使用的是 CLkIn0、两个 PLL 都已锁定、输出抖动符合规格。

然后、我们开始降低连接到 ClkIn0的 SG 的输出电平、以查看何时出现自动切换到 ClkIn1。

当电平处于-14dBm (即126mVpp)时、PLL1丢失锁定(锁定检测信号变为低电平)、持续时间为-15dBm、当电平进一步降低至-16dBm 时、将切换到 ClkIn1并 锁定 PLL1。

我们将在实际设计中监视两个 PLL 锁定检测,因此我们可以通过 SPI 强制 CLKIN 开关,但我想知道是否有一些设置可以防止这种开关“迟滞”。

非常感谢您的参与

kr

Vincenzo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Vincenzo、您好!

    如果您使用 EVM 的默认配置、请在保持选项卡上:

    • 启用 LOS、LOS_EN =选中。
    • 在 PLL1 DLD 上启用保持、HOLDOVER PLL1_DET =选中。

    73、
    Timothy