This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCI6214:请求有关 CDCI6214详细信息的支持

Guru**** 2587345 points
Other Parts Discussed in Thread: CDCI6214

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/860458/cdci6214-request-support-on-some-cdci6214-details

器件型号:CDCI6214

您好!

 

我正在使用 CDCI6214作为建议的时钟发生器进行新设计。 我已经浏览过数据表几次、并阅读了有关该器件的大多数 TI 论坛项目、但我仍然不清楚某些方面。 我希望有人能帮助我。

 

基线:  

  • VDDREF = VDDVCO = VDDO12 = VDDO34 = 1.8V。
  • 一个固定 REF CLK 源、单端100MHz 1.8V LVCMOS
  • EEPROMSEL = REFSEL =高电平
  • 上电后通过 I2C 接口进行配置。 我不想对 EEPROM 进行编程
  • 只需要2个输出、两个250MHz LVDS。 加电配置后、设置不会更改

 

REF CLK 输入

  • 对于单端 REF CLK、我可以使用哪种输入? 数据表建议、为此、我可以在 LVCMOS 模式下使用 REFP (引脚5)或 XOUT (引脚1)。 是否首选其中一个? 最低功耗与我的设计相关。
  • 在我的板上、REF CLK 源和 CDCI 之间的距离仅为几毫米。  我是否需要数据表图3中建议的端接、或者能否仅使用从 CLK 源到 REFP 或 FB_P 输入引脚的直流耦合(通过串联电阻器)?
  • 在使用 REFN 或 FB_N 引脚的硬件中、我应该怎么做? 保持打开? 连接到 GND? 是否需要应用相关的寄存器设置?
  • 假设我使用 REFP (引脚5)作为基准输入、我应该如何处理 XOUT/XIN 引脚? 保持打开? 连接到 GND?

 

配置控制

  • 我想覆盖 EEPROM 设置、 并在每次上电时通过 I2C 接口写入所有寄存器来完成配置。 其原因是我们构建了小型生产系列,不想在工厂投资 EEPROM 编程工具或脚本。 这是可行的吗? 是否需要为此执行任何特殊操作、例如设置寄存器后的硬复位或软复位、PLL 校准?

 

输出信号

  • 此时、我只需要2个输出。 这两个信号都应该为250MHz LVDS 输出、但第2个信号必须反相、即具有定义的180度相位 w.r.t。第1个信号。 实现这一目标的最佳方法是什么? 我想以2500MHz 运行 VCXO,对两个通道使用预分频器 A,对第一个通道使用 SYNC_DELAY=0,对第二个通道使用 SYNC_DELAY=1,然后对两个通道使用 IOD=2。
  • 它能可靠地工作吗?
  • 2个信号之间的相位关系有多精确?
  • 是否有另一种方法可以获得相同的结果?

此致、

Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:

    请参阅以下我的评论:

    SECREF 和 PRIREF 均可用于 LVCMOS 输入。 两者之间没有差异。  

    2.是的、不需要终端电阻器。 直流耦合正常。

    3.如果未使用 REFN 引脚,则将其拉至接地。 XIN 也是如此。 R26[15]或 R26[1:0]需要更改。

    4、如果使用 REFP、则将 XOUT / XIN 保持断开状态。

    5.要覆盖 EEPROM,请将 EEPROMSEL 引脚和 REFSEL 引脚悬空,以便器件在加电时始终进入回退模式,从而允许 I2C 访问。 按降序对寄存器进行编程、最后对 R0进行编程。 写入 R0时、确保向"swrst"位或"recal"位写入"1"、以启动 VCO 校准。

    6.是的,它会起作用。 SYNC_DELAY 会延迟一个预分频周期。 在这种情况下、通道分频器= 2、因此一个预分频器周期是输出周期的一半。

    7、恰好是一个预分频器周期。

    8.如果 CMOS 格式为是,则有 P+/P-/N。 LVDS 格式不是我想象中的格式。

    此致、

    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hao、

    感谢您给出的清晰答案!

    此致、Paul