This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208:输出引脚连接

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/756720/cdcm6208-the-output-pin-connection

器件型号:CDCM6208

大家好、

我看到针对未使用的输出引脚的建议如下:

" 对于 HCSL、这将是50欧姆到 GND。 对于 CML、LVDS、LVPECL、您可以使用100 Ω 差分终端。 对于 LVCMOS、您只需将引脚保持断开状态、或者将其用作带有探测垫的测试点。"

我有几个与未使用的输出引脚相关的问题:

1.对于未使用的 HCSL, 您是指用50欧姆的电阻将正负引脚连接到 GND。

2.对于 CML、LVDS、LVPECL、用200欧姆连接正负引脚、不需要下拉引脚?

对于 LVCMOS 输出、我使用引脚模式8、因为它是单端信号、如果我仅使用正输出(如 Y7_P)、我应该对负引脚(Y7_N)执行什么操作?

Lacey

非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    1.是的、您答对了。 或者、未使用的 HCSL 输出引脚可保持悬空、而无需50 Ω 负载(以减少输出电源电流消耗和输出开关噪声)。
    2、10欧姆差分端接意味着在 yx_P 和 yx_N 引脚之间连接100欧姆。
    3.将 Y7_N 保持悬空。

    Alan