This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK03328:从双电源轨上电时的 VDDO 序列

Guru**** 2394305 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/735655/lmk03328-sequence-of-vddo-at-powering-up-from-split-supply-rails

器件型号:LMK03328

您好!

下面的数据表显示了从双电源轨上电时的序列。
在该图86中、显示了 VDD≧2.72V 后 VDDO (1.8V)上升。
VDDO (1.8V)是否必须在 VDD≧2.72V 后上升?

此致、
Shimizu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果 VDDO 来自 VDD 的单独(分离)电源、则 VDDO 可以与 VDD 同时斜升、或 VDDO 在 VDD 之后斜升。  如果 VDDO_x 在 VDD 之后斜升、则建议在所有 VDD 和 VDDO_x 引脚斜升后 PDN 变为高电平。  图86显示了如何通过使用 PDN 电容(Cpdn)控制 PDN 上升沿的延迟来实现这一点。

    Alan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Alan:

    VDDO 之后的 VDD 泵是否可以接受?

    此致、
    Shimizu
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我不建议使用该序列。

    Alan