This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:如果在 PLL 模式下 Fin 上没有输入、CPoutEXT 的输出是什么

Guru**** 2528960 points
Other Parts Discussed in Thread: LMX2571

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1171409/lmx2571-what-is-the-output-of-cpoutext-if-there-is-not-input-on-fin-in-pll-mode

器件型号:LMX2571

你(们)好

如果在 PLL 模式下 Fin 上没有输入、CPoutEXT 的输出是什么?  

是否在 CPoutExt 上为5V? 在我看来、如果不将 外部 VCO 产生的频率输入到 Fin、这意味着 PLL 将在开环状态下工作、CP 将一直增加到5V。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Harry、

    如果不是0V、则可能为5V。 我认为它很可能是5V、因为没有 VCO 信号。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Noel

    感谢您的反馈。  您意味着这两个选项0V/5V 都有可能发生?   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Harry、

    正确、两种电压都是可能的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Noel

    感谢您的支持! 您能否帮助解释一下这是如何发生的?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Noel

    您能否帮助解释两者都可行的原因?

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Harry、

    如果您没有输入信号、PLL 将尽可能降低 VCO 频率。 最终的充电泵电压取决于外部 VCO 的增益。 如果 VCO 具有正增益(以 MHz/V 为单位)、您将看到0V。 如果您的 VCO 具有负增益、您将看到5V。

    此致、

    Julian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好,Jul

    感谢您的反馈。

    但如果  有误导的话,我不会这样做。 我是说 从 VCO 到 Fin 没有反馈频率、 没有基准频率。  

    如果没有来自外部 VCO 的反馈信号、PLL 如何知道 VCO 的频率越来越低?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Harry、

    我相信 Julian 的解释仍然适用于 PLL 的任何输入。 如果任一通道上没有输入(来自 N 分压器或 R 分压器)、则根据您的 VCO 增益、最终电荷泵电压将转换为 O V 或5V。希望这有所帮助!

    最棒的

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好,Andrea

    当使用外部 VCO 且没有任何 LMX2571的 VCO 反馈信号时、LMX2571如何知道 VCO 的频率变为低电平?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Harry、

    PLL 中的相位检测器由来自输入路径(参考时钟)的 FPD 时钟的上升沿触发。