This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:分频器1/6部分、具有2.38-2.5 GHz 输出问题

Guru**** 2577125 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/706959/lmx2594-frequency-divider-1-6-section-at-2-38-2-5-ghz-output-issue

器件型号:LMX2594

该 IC 以双通道模式工作:OUTA 在 VCO 和通道分频器之间切换以实现10...15000MHz 的频率范围、OUTB 在 LTC5552混频器中将直接 VCO 频率用作 LO。 在~2.38-2.5 GHz 范围内、1/3F 部分无法正常工作。 尝试在 OUTA 上获得所需的频率将提供锁定的 Fvco 和1/2Fvco 的馈通(1/2F 部分正常工作)以及额外的1/3F 部分输出上的振荡。 因此、我在2.5GHz 时会看到过量噪声且无信号。 在2.38GHz 时、系统工作正常。 如何解决? 电源电压为3.18V。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Andrew、

    我不确定您的具体说法、但我认为这是其中之一:

    Q1:当 RFoutA 被分频(而非直接 VCO)频率时、我看到 RFoutA 渗漏到 RFoutB 的频率

    A1:数据表显示此串扰通常为-50dBc。 如果这是对您造成干扰的杂散、那么您可以使用上拉组件(电感器与电阻器)和电路板布局、但自由度不会太高。


    Q2:在 VCO 分频器为6的特定情况下、我会在 RFoutB 上看到一个不需要的 Fvco/3频率

    答2:
    在输出分频器为6的特定情况下、输出 B 的二次谐波将为高电平。 其原因是、输出除以6实际上是除以2、再除以3、通道除以3、占空比为非50%、这意味着高二次谐波。 请注意、只有输出分频6才会出现这种情况、所有其他情况都是50%占空比。
    例如、如果您的 VCO 在 OUTB 上输出15GHz、而您将 OUTA 上的 VCO 向下分频至2.5GHz、则2.5GHz 信号将具有高二次谐波并在 RFoutB 上产生5GHz 不需要的信号。

    请注意、除以4可产生1875至3750 MHz 的输出频率、除以6可产生1250至2500 MHz 的输出频率。 因此、在1875至2500MHz 的范围内、您可以使用任何一个分频值、但我会选择4分频以避免这种高杂散。 在1250至1875 MHz 范围内、您必须使用6分频。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Dean、我认为 Fvco 和 Fvco/3的出血是正常的。 在我的示例中、它表示 PLL 已锁定、F/2部分工作正常。 但我n`t Fvco/6=2.4999GHz (而不是过量噪声)的信号、这必须是当我设置 CHDIV=6且 Fvco=14.994GHz 时的信号。 它开始在~2.4GHz 的输出频率下工作。 我n`t F/2部分旁边的 F/3部分在高频下不起作用。
    数据表第22页的表8。 描述了每个 CHDIV 配置的允许输出频率范围。 我看到、使用 CHDIV=6可以生成1.25-2.5GHz 的频率范围。 但在我的情况下不是这样。
    我将尝试在1.875GHz 至2.5GHz 范围内将 CHDIV 从6切换到4、并在1.25GHz 至1.875GHz 范围内将 CHDIV=6。 也许会有所帮助。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Andrew、

    因此、您似乎没有得到预期的除以6、但得到预期的除以2。 确保 SEG1_EN (R31[14])= 1。 否则、它会禁用除以2以外的所有功能。

    此致、
    Dean
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我将总输出分频比设置为6、并将 VCO 频率设置为14.994GHz。 当然、SEG0被启用(R31[14]=1)并且 CHDIV 设置为2 (总分频比为6)。 我只会看到过量噪声。 然后、我检查 VCO 和 VCO/2信号放电。 它们出现在输出端- PLL 被锁定并且 SEG0正常工作。 n`t SEG1除以3是否起作用? 为了确保它、我将 VCO 频率切换至14.28GHz、从而保持输出分频器设置不变。 现在、我看到一个纯2.38GHz 信号。
    您可以在我的第一篇文章中看到图片。
    BTW。 我已将1.875GHz 至2.5GHz 范围内的分频比从6更改为4、并将其保持在1.25GHz 至1.875GHz 范围内的6。 问题得到解决。