This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:如何设置“调谐历史字更新”的开始时间?

Guru**** 2527360 points
Other Parts Discussed in Thread: LMK05028

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/705814/lmk05028-how-to-set-the-start-time-of-tune-history-word-update

器件型号:LMK05028

你(们)好

 现在,我们发现系统无法连接到交换机的可能性大约为10%(可以链接大约1秒,然后链接关闭)。 这次我们读取寄存器 PLL1 Num_stat R118~R122、该值与 R104~R109值有许多不同。

 引导顺序是

      1.电缆插件(POE)

A.      加电

      2. FPGA 配置

a.       PLL 程序(FPGA 发送复位到 LMK05028 、然后 从内部 EEPROM 配置 LMK05028)

3.       NIOS 引导

a.      复位 PHY 0

b.       PHY 固件加载

c.      重复此操作、直到 PLL 锁相FPGA 检查 LMK05028 引脚状态0 (Pll1)和状态1 (pll2)

                                      i.           打开 RCLK (启用 PHY 发出同步25MHz 时钟)

                                               检查锁相FPGA 读取 LMK05028以确认锁相状态

d.      重复此操作、直至状态 F

                                      i.           等待来自集线器的帧同步

                                               检查状态 F

e.      从 VSB 获取 MAC

      4. Ant 启动完成

 

问题是

 1、您能否向我展示“调优历史字更新”详细信息?

 2,如何设置“调优历史字更新”的开始时间?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Max:
    我已经为您的问题指派了该部件的专家。
    此致、
    Patrick
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    这是紧急情况、您能很快回复吗?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    最大值、

    我无法回答这个问题、但如果星期一之前没有回复、我将尝试查看我是否可以获得更多帮助。

    此致、
    Dean

    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    最大值、

    我直接与客户合作(总部位于美国芝加哥)、以解决 DPLL 在输入取消资格之前跟踪输入频率漂移并使用损坏的历史数据输入保持(即不正确的保持频率)的问题

    可以通过加快输入频率检测器测量时间来解决此问题、以便在 DPLL 开始跟踪输入频率漂移并保持适当的历史数据(即准确的保持频率)之前、输入监控块可以快速取消输入的资格。

    我将向客户(在美国)发送修改后的配置文件、并改进设置以更快地检测输入。 我相信您当地的客户将会从美国团队那里获得该信息。

    此致、
    Alan