This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK01020:集成可编程延迟级的 LMK01020延迟精度

Guru**** 2502205 points
Other Parts Discussed in Thread: LMK01020

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/751348/lmk01020-lmk01020-delay-accuracy-of-the-integrated-programmable-delay-stages

器件型号:LMK01020

您好、TI 专家、

我有一个客户关于可编程延迟的请求、如 LMK01020数据表第13页的"CLKoutX_DLY[3:0]-时钟输出延迟"一章中所述

这些延迟在第6页有一条声明、"允许的最大延迟"为2250ps、但未说明典型值或最小值。 还有一条注释:"规格由特性保证、未在生产中进行测试。" 电压

现在我的问题是、对于这个芯片、5%到10%的延迟变化是否合理?

此致

Goran Marinkovic

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../AN_2D00_1864.pdfGoran、

    在随附的应用手册的表1中、我给出了该延迟变化量的一些指示。

    此致、

    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dean:

    非常感谢您提供的信息。 如果我正确解释了表1、则 LMK01020 看起来具有15个步长、每个步长为150ps (+- 10ps)。 每个阶段约为6.7 %。 因此、我的5%至10%是绝对合理的。

    这是您在表1中要说的吗?

    谢谢

    Goran

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Goran、

    是的、这就是我的意思。

    此致、
    Dean
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dean:

    非常感谢、现在的测量值非常合理:142ps/Stage +-10ps 变化/PTV、而不是数据表中规定的150ps 的最大值。

    最后、感谢 Dean:很高兴得到如此快速的有效答案... 不幸的是、它在行业中不再如此常见。

    此致

    Goran