This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:LMX2571 - N 分频器限制

Guru**** 2526700 points
Other Parts Discussed in Thread: TICSPRO-SW, LMX2572LP, LMX2571

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/747557/lmx2571-lmx2571---restrictions-for-n-divider

器件型号:LMX2571
主题中讨论的其他器件:TICSPRO-SWLMX2572LP

尊敬的同事

N 分频器的值整数部分、FRAC_Order 以及 PFD_DELAY 存在一些限制、数据表中未对此进行说明、但在 TICSPRO-SW 和"PLLatinum 仿真器工具"中存在这些限制。
希望获得更多信息-有哪些限制?

此致、
亚历山大

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    亚历山大

    PLLatinum Sim 表示最小除数为24、但我认为这不是很更新。  回想一下、n 前除法器为2、因此这实际上是 PLL_N = 12。

    但 TICSPro 更可信、显示如下。

    此致、
    Dean

    #验证 PLL N 分频器
    Minn =-1
    如果(flexFRAC_order.iValue=0):
    Minn=6
    Elif (flexFRAC_order.iValue=1):
    Minn=6
    Elif (flexFRAC_orde.iValue==2):
    Minn=11
    Elif (flexFRAC_orde.iValue==3):
    Minn=22
    否则:
    Minn=22

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Dean、谢谢

    是否与 VCO 和 PFD_DELAY 的频率相关? 在 LMX2572LP 中、存在此类依赖关系... (第14页)

    此致、
    亚历山大
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    亚历山大

    对于您的第一封电子邮件 LMX2571、PLLatinum Sim 不会提及 PFD_DELAY、但对于 TICSPro、应按照第28页的规定进行表述

    用于优化杂散和相位噪声。 建议值为:
    整数模式(NUM=0):使用 PFD_DELAY≤5
    N 分频器< 22的小数模式:使用 PFD_DELAY≤4
    小数模式、N 分频器≥22:使用 PFD_DELAY≥3

    此致、
    Dean
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Alex:

    LMX2571中的 VCO 调谐范围非常窄、不存在 PFD_DELAY 的 VCO 频率相关性。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、Dan、谢谢!

    此致、
    亚历山大